Linux Audio

Check our new training course

Loading...
v5.4
  1// SPDX-License-Identifier: GPL-2.0
  2/**
  3 * Synopsys DesignWare PCIe Endpoint controller driver
  4 *
  5 * Copyright (C) 2017 Texas Instruments
  6 * Author: Kishon Vijay Abraham I <kishon@ti.com>
  7 */
  8
  9#include <linux/of.h>
 
 10
 11#include "pcie-designware.h"
 12#include <linux/pci-epc.h>
 13#include <linux/pci-epf.h>
 14
 15void dw_pcie_ep_linkup(struct dw_pcie_ep *ep)
 16{
 17	struct pci_epc *epc = ep->epc;
 18
 19	pci_epc_linkup(epc);
 20}
 
 21
 22static void __dw_pcie_ep_reset_bar(struct dw_pcie *pci, enum pci_barno bar,
 23				   int flags)
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 24{
 25	u32 reg;
 
 
 
 
 26
 27	reg = PCI_BASE_ADDRESS_0 + (4 * bar);
 28	dw_pcie_dbi_ro_wr_en(pci);
 29	dw_pcie_writel_dbi2(pci, reg, 0x0);
 30	dw_pcie_writel_dbi(pci, reg, 0x0);
 31	if (flags & PCI_BASE_ADDRESS_MEM_TYPE_64) {
 32		dw_pcie_writel_dbi2(pci, reg + 4, 0x0);
 33		dw_pcie_writel_dbi(pci, reg + 4, 0x0);
 34	}
 35	dw_pcie_dbi_ro_wr_dis(pci);
 36}
 37
 38void dw_pcie_ep_reset_bar(struct dw_pcie *pci, enum pci_barno bar)
 39{
 40	__dw_pcie_ep_reset_bar(pci, bar, 0);
 
 
 
 
 
 41}
 
 
 
 
 
 
 
 
 
 42
 43static int dw_pcie_ep_write_header(struct pci_epc *epc, u8 func_no,
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 44				   struct pci_epf_header *hdr)
 45{
 46	struct dw_pcie_ep *ep = epc_get_drvdata(epc);
 47	struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
 
 
 
 48
 49	dw_pcie_dbi_ro_wr_en(pci);
 50	dw_pcie_writew_dbi(pci, PCI_VENDOR_ID, hdr->vendorid);
 51	dw_pcie_writew_dbi(pci, PCI_DEVICE_ID, hdr->deviceid);
 52	dw_pcie_writeb_dbi(pci, PCI_REVISION_ID, hdr->revid);
 53	dw_pcie_writeb_dbi(pci, PCI_CLASS_PROG, hdr->progif_code);
 54	dw_pcie_writew_dbi(pci, PCI_CLASS_DEVICE,
 55			   hdr->subclass_code | hdr->baseclass_code << 8);
 56	dw_pcie_writeb_dbi(pci, PCI_CACHE_LINE_SIZE,
 57			   hdr->cache_line_size);
 58	dw_pcie_writew_dbi(pci, PCI_SUBSYSTEM_VENDOR_ID,
 59			   hdr->subsys_vendor_id);
 60	dw_pcie_writew_dbi(pci, PCI_SUBSYSTEM_ID, hdr->subsys_id);
 61	dw_pcie_writeb_dbi(pci, PCI_INTERRUPT_PIN,
 62			   hdr->interrupt_pin);
 63	dw_pcie_dbi_ro_wr_dis(pci);
 64
 65	return 0;
 66}
 67
 68static int dw_pcie_ep_inbound_atu(struct dw_pcie_ep *ep, enum pci_barno bar,
 69				  dma_addr_t cpu_addr,
 70				  enum dw_pcie_as_type as_type)
 71{
 72	int ret;
 73	u32 free_win;
 74	struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
 75
 76	free_win = find_first_zero_bit(ep->ib_window_map, ep->num_ib_windows);
 77	if (free_win >= ep->num_ib_windows) {
 
 
 
 
 78		dev_err(pci->dev, "No free inbound window\n");
 79		return -EINVAL;
 80	}
 81
 82	ret = dw_pcie_prog_inbound_atu(pci, free_win, bar, cpu_addr,
 83				       as_type);
 84	if (ret < 0) {
 85		dev_err(pci->dev, "Failed to program IB window\n");
 86		return ret;
 87	}
 88
 89	ep->bar_to_atu[bar] = free_win;
 90	set_bit(free_win, ep->ib_window_map);
 91
 92	return 0;
 93}
 94
 95static int dw_pcie_ep_outbound_atu(struct dw_pcie_ep *ep, phys_addr_t phys_addr,
 
 96				   u64 pci_addr, size_t size)
 97{
 98	u32 free_win;
 99	struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
 
 
100
101	free_win = find_first_zero_bit(ep->ob_window_map, ep->num_ob_windows);
102	if (free_win >= ep->num_ob_windows) {
103		dev_err(pci->dev, "No free outbound window\n");
104		return -EINVAL;
105	}
106
107	dw_pcie_prog_outbound_atu(pci, free_win, PCIE_ATU_TYPE_MEM,
108				  phys_addr, pci_addr, size);
 
 
109
110	set_bit(free_win, ep->ob_window_map);
111	ep->outbound_addr[free_win] = phys_addr;
112
113	return 0;
114}
115
116static void dw_pcie_ep_clear_bar(struct pci_epc *epc, u8 func_no,
117				 struct pci_epf_bar *epf_bar)
118{
119	struct dw_pcie_ep *ep = epc_get_drvdata(epc);
120	struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
121	enum pci_barno bar = epf_bar->barno;
122	u32 atu_index = ep->bar_to_atu[bar];
123
124	__dw_pcie_ep_reset_bar(pci, bar, epf_bar->flags);
125
126	dw_pcie_disable_atu(pci, atu_index, DW_PCIE_REGION_INBOUND);
127	clear_bit(atu_index, ep->ib_window_map);
 
 
128}
129
130static int dw_pcie_ep_set_bar(struct pci_epc *epc, u8 func_no,
131			      struct pci_epf_bar *epf_bar)
132{
133	int ret;
134	struct dw_pcie_ep *ep = epc_get_drvdata(epc);
135	struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
136	enum pci_barno bar = epf_bar->barno;
137	size_t size = epf_bar->size;
138	int flags = epf_bar->flags;
139	enum dw_pcie_as_type as_type;
140	u32 reg = PCI_BASE_ADDRESS_0 + (4 * bar);
 
 
 
 
 
141
142	if (!(flags & PCI_BASE_ADDRESS_SPACE))
143		as_type = DW_PCIE_AS_MEM;
144	else
145		as_type = DW_PCIE_AS_IO;
146
147	ret = dw_pcie_ep_inbound_atu(ep, bar, epf_bar->phys_addr, as_type);
148	if (ret)
149		return ret;
150
 
 
 
151	dw_pcie_dbi_ro_wr_en(pci);
152
153	dw_pcie_writel_dbi2(pci, reg, lower_32_bits(size - 1));
154	dw_pcie_writel_dbi(pci, reg, flags);
155
156	if (flags & PCI_BASE_ADDRESS_MEM_TYPE_64) {
157		dw_pcie_writel_dbi2(pci, reg + 4, upper_32_bits(size - 1));
158		dw_pcie_writel_dbi(pci, reg + 4, 0);
159	}
160
 
161	dw_pcie_dbi_ro_wr_dis(pci);
162
163	return 0;
164}
165
166static int dw_pcie_find_index(struct dw_pcie_ep *ep, phys_addr_t addr,
167			      u32 *atu_index)
168{
169	u32 index;
 
170
171	for (index = 0; index < ep->num_ob_windows; index++) {
172		if (ep->outbound_addr[index] != addr)
173			continue;
174		*atu_index = index;
175		return 0;
176	}
177
178	return -EINVAL;
179}
180
181static void dw_pcie_ep_unmap_addr(struct pci_epc *epc, u8 func_no,
182				  phys_addr_t addr)
183{
184	int ret;
185	u32 atu_index;
186	struct dw_pcie_ep *ep = epc_get_drvdata(epc);
187	struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
188
189	ret = dw_pcie_find_index(ep, addr, &atu_index);
190	if (ret < 0)
191		return;
192
193	dw_pcie_disable_atu(pci, atu_index, DW_PCIE_REGION_OUTBOUND);
194	clear_bit(atu_index, ep->ob_window_map);
195}
196
197static int dw_pcie_ep_map_addr(struct pci_epc *epc, u8 func_no,
198			       phys_addr_t addr,
199			       u64 pci_addr, size_t size)
200{
201	int ret;
202	struct dw_pcie_ep *ep = epc_get_drvdata(epc);
203	struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
204
205	ret = dw_pcie_ep_outbound_atu(ep, addr, pci_addr, size);
206	if (ret) {
207		dev_err(pci->dev, "Failed to enable address\n");
208		return ret;
209	}
210
211	return 0;
212}
213
214static int dw_pcie_ep_get_msi(struct pci_epc *epc, u8 func_no)
215{
216	struct dw_pcie_ep *ep = epc_get_drvdata(epc);
217	struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
218	u32 val, reg;
 
 
219
220	if (!ep->msi_cap)
 
221		return -EINVAL;
222
223	reg = ep->msi_cap + PCI_MSI_FLAGS;
 
 
224	val = dw_pcie_readw_dbi(pci, reg);
225	if (!(val & PCI_MSI_FLAGS_ENABLE))
226		return -EINVAL;
227
228	val = (val & PCI_MSI_FLAGS_QSIZE) >> 4;
229
230	return val;
231}
232
233static int dw_pcie_ep_set_msi(struct pci_epc *epc, u8 func_no, u8 interrupts)
 
234{
235	struct dw_pcie_ep *ep = epc_get_drvdata(epc);
236	struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
237	u32 val, reg;
 
 
238
239	if (!ep->msi_cap)
 
240		return -EINVAL;
241
242	reg = ep->msi_cap + PCI_MSI_FLAGS;
 
 
243	val = dw_pcie_readw_dbi(pci, reg);
244	val &= ~PCI_MSI_FLAGS_QMASK;
245	val |= (interrupts << 1) & PCI_MSI_FLAGS_QMASK;
246	dw_pcie_dbi_ro_wr_en(pci);
247	dw_pcie_writew_dbi(pci, reg, val);
248	dw_pcie_dbi_ro_wr_dis(pci);
249
250	return 0;
251}
252
253static int dw_pcie_ep_get_msix(struct pci_epc *epc, u8 func_no)
254{
255	struct dw_pcie_ep *ep = epc_get_drvdata(epc);
256	struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
257	u32 val, reg;
 
 
258
259	if (!ep->msix_cap)
 
260		return -EINVAL;
261
262	reg = ep->msix_cap + PCI_MSIX_FLAGS;
 
 
263	val = dw_pcie_readw_dbi(pci, reg);
264	if (!(val & PCI_MSIX_FLAGS_ENABLE))
265		return -EINVAL;
266
267	val &= PCI_MSIX_FLAGS_QSIZE;
268
269	return val;
270}
271
272static int dw_pcie_ep_set_msix(struct pci_epc *epc, u8 func_no, u16 interrupts)
 
273{
274	struct dw_pcie_ep *ep = epc_get_drvdata(epc);
275	struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
276	u32 val, reg;
 
 
277
278	if (!ep->msix_cap)
 
279		return -EINVAL;
280
281	reg = ep->msix_cap + PCI_MSIX_FLAGS;
 
 
 
 
282	val = dw_pcie_readw_dbi(pci, reg);
283	val &= ~PCI_MSIX_FLAGS_QSIZE;
284	val |= interrupts;
285	dw_pcie_dbi_ro_wr_en(pci);
286	dw_pcie_writew_dbi(pci, reg, val);
 
 
 
 
 
 
 
 
 
287	dw_pcie_dbi_ro_wr_dis(pci);
288
289	return 0;
290}
291
292static int dw_pcie_ep_raise_irq(struct pci_epc *epc, u8 func_no,
293				enum pci_epc_irq_type type, u16 interrupt_num)
294{
295	struct dw_pcie_ep *ep = epc_get_drvdata(epc);
296
297	if (!ep->ops->raise_irq)
298		return -EINVAL;
299
300	return ep->ops->raise_irq(ep, func_no, type, interrupt_num);
301}
302
303static void dw_pcie_ep_stop(struct pci_epc *epc)
304{
305	struct dw_pcie_ep *ep = epc_get_drvdata(epc);
306	struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
307
308	if (!pci->ops->stop_link)
309		return;
310
311	pci->ops->stop_link(pci);
312}
313
314static int dw_pcie_ep_start(struct pci_epc *epc)
315{
316	struct dw_pcie_ep *ep = epc_get_drvdata(epc);
317	struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
318
319	if (!pci->ops->start_link)
320		return -EINVAL;
321
322	return pci->ops->start_link(pci);
323}
324
325static const struct pci_epc_features*
326dw_pcie_ep_get_features(struct pci_epc *epc, u8 func_no)
327{
328	struct dw_pcie_ep *ep = epc_get_drvdata(epc);
329
330	if (!ep->ops->get_features)
331		return NULL;
332
333	return ep->ops->get_features(ep);
334}
335
336static const struct pci_epc_ops epc_ops = {
337	.write_header		= dw_pcie_ep_write_header,
338	.set_bar		= dw_pcie_ep_set_bar,
339	.clear_bar		= dw_pcie_ep_clear_bar,
340	.map_addr		= dw_pcie_ep_map_addr,
341	.unmap_addr		= dw_pcie_ep_unmap_addr,
342	.set_msi		= dw_pcie_ep_set_msi,
343	.get_msi		= dw_pcie_ep_get_msi,
344	.set_msix		= dw_pcie_ep_set_msix,
345	.get_msix		= dw_pcie_ep_get_msix,
346	.raise_irq		= dw_pcie_ep_raise_irq,
347	.start			= dw_pcie_ep_start,
348	.stop			= dw_pcie_ep_stop,
349	.get_features		= dw_pcie_ep_get_features,
350};
351
352int dw_pcie_ep_raise_legacy_irq(struct dw_pcie_ep *ep, u8 func_no)
353{
354	struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
355	struct device *dev = pci->dev;
356
357	dev_err(dev, "EP cannot trigger legacy IRQs\n");
358
359	return -EINVAL;
360}
 
361
362int dw_pcie_ep_raise_msi_irq(struct dw_pcie_ep *ep, u8 func_no,
363			     u8 interrupt_num)
364{
365	struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
 
366	struct pci_epc *epc = ep->epc;
367	unsigned int aligned_offset;
 
368	u16 msg_ctrl, msg_data;
369	u32 msg_addr_lower, msg_addr_upper, reg;
370	u64 msg_addr;
371	bool has_upper;
372	int ret;
373
374	if (!ep->msi_cap)
 
375		return -EINVAL;
376
 
 
377	/* Raise MSI per the PCI Local Bus Specification Revision 3.0, 6.8.1. */
378	reg = ep->msi_cap + PCI_MSI_FLAGS;
379	msg_ctrl = dw_pcie_readw_dbi(pci, reg);
380	has_upper = !!(msg_ctrl & PCI_MSI_FLAGS_64BIT);
381	reg = ep->msi_cap + PCI_MSI_ADDRESS_LO;
382	msg_addr_lower = dw_pcie_readl_dbi(pci, reg);
383	if (has_upper) {
384		reg = ep->msi_cap + PCI_MSI_ADDRESS_HI;
385		msg_addr_upper = dw_pcie_readl_dbi(pci, reg);
386		reg = ep->msi_cap + PCI_MSI_DATA_64;
387		msg_data = dw_pcie_readw_dbi(pci, reg);
388	} else {
389		msg_addr_upper = 0;
390		reg = ep->msi_cap + PCI_MSI_DATA_32;
391		msg_data = dw_pcie_readw_dbi(pci, reg);
392	}
393	aligned_offset = msg_addr_lower & (epc->mem->page_size - 1);
394	msg_addr = ((u64)msg_addr_upper) << 32 |
395			(msg_addr_lower & ~aligned_offset);
396	ret = dw_pcie_ep_map_addr(epc, func_no, ep->msi_mem_phys, msg_addr,
397				  epc->mem->page_size);
398	if (ret)
399		return ret;
400
401	writel(msg_data | (interrupt_num - 1), ep->msi_mem + aligned_offset);
402
403	dw_pcie_ep_unmap_addr(epc, func_no, ep->msi_mem_phys);
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
404
405	return 0;
406}
407
408int dw_pcie_ep_raise_msix_irq(struct dw_pcie_ep *ep, u8 func_no,
409			     u16 interrupt_num)
410{
411	struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
 
 
412	struct pci_epc *epc = ep->epc;
413	u16 tbl_offset, bir;
414	u32 bar_addr_upper, bar_addr_lower;
415	u32 msg_addr_upper, msg_addr_lower;
416	u32 reg, msg_data, vec_ctrl;
417	u64 tbl_addr, msg_addr, reg_u64;
418	void __iomem *msix_tbl;
 
419	int ret;
 
 
 
 
 
 
 
420
421	reg = ep->msix_cap + PCI_MSIX_TABLE;
422	tbl_offset = dw_pcie_readl_dbi(pci, reg);
423	bir = (tbl_offset & PCI_MSIX_TABLE_BIR);
424	tbl_offset &= PCI_MSIX_TABLE_OFFSET;
425
426	reg = PCI_BASE_ADDRESS_0 + (4 * bir);
427	bar_addr_upper = 0;
428	bar_addr_lower = dw_pcie_readl_dbi(pci, reg);
429	reg_u64 = (bar_addr_lower & PCI_BASE_ADDRESS_MEM_TYPE_MASK);
430	if (reg_u64 == PCI_BASE_ADDRESS_MEM_TYPE_64)
431		bar_addr_upper = dw_pcie_readl_dbi(pci, reg + 4);
432
433	tbl_addr = ((u64) bar_addr_upper) << 32 | bar_addr_lower;
434	tbl_addr += (tbl_offset + ((interrupt_num - 1) * PCI_MSIX_ENTRY_SIZE));
435	tbl_addr &= PCI_BASE_ADDRESS_MEM_MASK;
436
437	msix_tbl = ioremap_nocache(ep->phys_base + tbl_addr,
438				   PCI_MSIX_ENTRY_SIZE);
439	if (!msix_tbl)
440		return -EINVAL;
441
442	msg_addr_lower = readl(msix_tbl + PCI_MSIX_ENTRY_LOWER_ADDR);
443	msg_addr_upper = readl(msix_tbl + PCI_MSIX_ENTRY_UPPER_ADDR);
444	msg_addr = ((u64) msg_addr_upper) << 32 | msg_addr_lower;
445	msg_data = readl(msix_tbl + PCI_MSIX_ENTRY_DATA);
446	vec_ctrl = readl(msix_tbl + PCI_MSIX_ENTRY_VECTOR_CTRL);
447
448	iounmap(msix_tbl);
449
450	if (vec_ctrl & PCI_MSIX_ENTRY_CTRL_MASKBIT) {
451		dev_dbg(pci->dev, "MSI-X entry ctrl set\n");
452		return -EPERM;
453	}
454
455	ret = dw_pcie_ep_map_addr(epc, func_no, ep->msi_mem_phys, msg_addr,
456				  epc->mem->page_size);
 
457	if (ret)
458		return ret;
459
460	writel(msg_data, ep->msi_mem);
461
462	dw_pcie_ep_unmap_addr(epc, func_no, ep->msi_mem_phys);
463
464	return 0;
465}
466
467void dw_pcie_ep_exit(struct dw_pcie_ep *ep)
468{
469	struct pci_epc *epc = ep->epc;
470
471	pci_epc_mem_free_addr(epc, ep->msi_mem_phys, ep->msi_mem,
472			      epc->mem->page_size);
473
474	pci_epc_mem_exit(epc);
475}
476
477static unsigned int dw_pcie_ep_find_ext_capability(struct dw_pcie *pci, int cap)
478{
479	u32 header;
480	int pos = PCI_CFG_SPACE_SIZE;
481
482	while (pos) {
483		header = dw_pcie_readl_dbi(pci, pos);
484		if (PCI_EXT_CAP_ID(header) == cap)
485			return pos;
486
487		pos = PCI_EXT_CAP_NEXT(header);
488		if (!pos)
489			break;
490	}
491
492	return 0;
493}
494
495int dw_pcie_ep_init(struct dw_pcie_ep *ep)
496{
 
 
 
 
 
497	int i;
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
498	int ret;
499	u32 reg;
500	void *addr;
501	u8 hdr_type;
502	unsigned int nbars;
503	unsigned int offset;
504	struct pci_epc *epc;
505	struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
506	struct device *dev = pci->dev;
 
507	struct device_node *np = dev->of_node;
 
 
508
509	if (!pci->dbi_base || !pci->dbi_base2) {
510		dev_err(dev, "dbi_base/dbi_base2 is not populated\n");
511		return -EINVAL;
512	}
513
514	ret = of_property_read_u32(np, "num-ib-windows", &ep->num_ib_windows);
515	if (ret < 0) {
516		dev_err(dev, "Unable to read *num-ib-windows* property\n");
517		return ret;
518	}
519	if (ep->num_ib_windows > MAX_IATU_IN) {
520		dev_err(dev, "Invalid *num-ib-windows*\n");
521		return -EINVAL;
522	}
523
524	ret = of_property_read_u32(np, "num-ob-windows", &ep->num_ob_windows);
525	if (ret < 0) {
526		dev_err(dev, "Unable to read *num-ob-windows* property\n");
527		return ret;
528	}
529	if (ep->num_ob_windows > MAX_IATU_OUT) {
530		dev_err(dev, "Invalid *num-ob-windows*\n");
531		return -EINVAL;
532	}
533
534	ep->ib_window_map = devm_kcalloc(dev,
535					 BITS_TO_LONGS(ep->num_ib_windows),
536					 sizeof(long),
537					 GFP_KERNEL);
 
 
 
 
 
538	if (!ep->ib_window_map)
539		return -ENOMEM;
540
541	ep->ob_window_map = devm_kcalloc(dev,
542					 BITS_TO_LONGS(ep->num_ob_windows),
543					 sizeof(long),
544					 GFP_KERNEL);
545	if (!ep->ob_window_map)
546		return -ENOMEM;
547
548	addr = devm_kcalloc(dev, ep->num_ob_windows, sizeof(phys_addr_t),
549			    GFP_KERNEL);
550	if (!addr)
551		return -ENOMEM;
552	ep->outbound_addr = addr;
553
554	epc = devm_pci_epc_create(dev, &epc_ops);
555	if (IS_ERR(epc)) {
556		dev_err(dev, "Failed to create epc device\n");
557		return PTR_ERR(epc);
558	}
559
560	ep->epc = epc;
561	epc_set_drvdata(epc, ep);
562
563	if (ep->ops->ep_init)
564		ep->ops->ep_init(ep);
565
566	hdr_type = dw_pcie_readb_dbi(pci, PCI_HEADER_TYPE);
567	if (hdr_type != PCI_HEADER_TYPE_NORMAL) {
568		dev_err(pci->dev, "PCIe controller is not set to EP mode (hdr_type:0x%x)!\n",
569			hdr_type);
570		return -EIO;
571	}
572
573	ret = of_property_read_u8(np, "max-functions", &epc->max_functions);
574	if (ret < 0)
575		epc->max_functions = 1;
576
577	ret = __pci_epc_mem_init(epc, ep->phys_base, ep->addr_size,
578				 ep->page_size);
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
579	if (ret < 0) {
580		dev_err(dev, "Failed to initialize address space\n");
581		return ret;
582	}
583
584	ep->msi_mem = pci_epc_mem_alloc_addr(epc, &ep->msi_mem_phys,
585					     epc->mem->page_size);
586	if (!ep->msi_mem) {
 
587		dev_err(dev, "Failed to reserve memory for MSI/MSI-X\n");
588		return -ENOMEM;
589	}
590	ep->msi_cap = dw_pcie_find_capability(pci, PCI_CAP_ID_MSI);
591
592	ep->msix_cap = dw_pcie_find_capability(pci, PCI_CAP_ID_MSIX);
593
594	offset = dw_pcie_ep_find_ext_capability(pci, PCI_EXT_CAP_ID_REBAR);
595	if (offset) {
596		reg = dw_pcie_readl_dbi(pci, offset + PCI_REBAR_CTRL);
597		nbars = (reg & PCI_REBAR_CTRL_NBAR_MASK) >>
598			PCI_REBAR_CTRL_NBAR_SHIFT;
599
600		dw_pcie_dbi_ro_wr_en(pci);
601		for (i = 0; i < nbars; i++, offset += PCI_REBAR_CTRL)
602			dw_pcie_writel_dbi(pci, offset + PCI_REBAR_CAP, 0x0);
603		dw_pcie_dbi_ro_wr_dis(pci);
604	}
605
606	dw_pcie_setup(pci);
 
 
607
608	return 0;
 
 
 
 
 
 
 
 
 
609}
v6.2
  1// SPDX-License-Identifier: GPL-2.0
  2/*
  3 * Synopsys DesignWare PCIe Endpoint controller driver
  4 *
  5 * Copyright (C) 2017 Texas Instruments
  6 * Author: Kishon Vijay Abraham I <kishon@ti.com>
  7 */
  8
  9#include <linux/of.h>
 10#include <linux/platform_device.h>
 11
 12#include "pcie-designware.h"
 13#include <linux/pci-epc.h>
 14#include <linux/pci-epf.h>
 15
 16void dw_pcie_ep_linkup(struct dw_pcie_ep *ep)
 17{
 18	struct pci_epc *epc = ep->epc;
 19
 20	pci_epc_linkup(epc);
 21}
 22EXPORT_SYMBOL_GPL(dw_pcie_ep_linkup);
 23
 24void dw_pcie_ep_init_notify(struct dw_pcie_ep *ep)
 25{
 26	struct pci_epc *epc = ep->epc;
 27
 28	pci_epc_init_notify(epc);
 29}
 30EXPORT_SYMBOL_GPL(dw_pcie_ep_init_notify);
 31
 32struct dw_pcie_ep_func *
 33dw_pcie_ep_get_func_from_ep(struct dw_pcie_ep *ep, u8 func_no)
 34{
 35	struct dw_pcie_ep_func *ep_func;
 36
 37	list_for_each_entry(ep_func, &ep->func_list, list) {
 38		if (ep_func->func_no == func_no)
 39			return ep_func;
 40	}
 41
 42	return NULL;
 43}
 44
 45static unsigned int dw_pcie_ep_func_select(struct dw_pcie_ep *ep, u8 func_no)
 46{
 47	unsigned int func_offset = 0;
 48
 49	if (ep->ops->func_conf_select)
 50		func_offset = ep->ops->func_conf_select(ep, func_no);
 51
 52	return func_offset;
 53}
 54
 55static void __dw_pcie_ep_reset_bar(struct dw_pcie *pci, u8 func_no,
 56				   enum pci_barno bar, int flags)
 57{
 58	u32 reg;
 59	unsigned int func_offset = 0;
 60	struct dw_pcie_ep *ep = &pci->ep;
 61
 62	func_offset = dw_pcie_ep_func_select(ep, func_no);
 63
 64	reg = func_offset + PCI_BASE_ADDRESS_0 + (4 * bar);
 65	dw_pcie_dbi_ro_wr_en(pci);
 66	dw_pcie_writel_dbi2(pci, reg, 0x0);
 67	dw_pcie_writel_dbi(pci, reg, 0x0);
 68	if (flags & PCI_BASE_ADDRESS_MEM_TYPE_64) {
 69		dw_pcie_writel_dbi2(pci, reg + 4, 0x0);
 70		dw_pcie_writel_dbi(pci, reg + 4, 0x0);
 71	}
 72	dw_pcie_dbi_ro_wr_dis(pci);
 73}
 74
 75void dw_pcie_ep_reset_bar(struct dw_pcie *pci, enum pci_barno bar)
 76{
 77	u8 func_no, funcs;
 78
 79	funcs = pci->ep.epc->max_functions;
 80
 81	for (func_no = 0; func_no < funcs; func_no++)
 82		__dw_pcie_ep_reset_bar(pci, func_no, bar, 0);
 83}
 84EXPORT_SYMBOL_GPL(dw_pcie_ep_reset_bar);
 85
 86static u8 __dw_pcie_ep_find_next_cap(struct dw_pcie_ep *ep, u8 func_no,
 87		u8 cap_ptr, u8 cap)
 88{
 89	struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
 90	unsigned int func_offset = 0;
 91	u8 cap_id, next_cap_ptr;
 92	u16 reg;
 93
 94	if (!cap_ptr)
 95		return 0;
 96
 97	func_offset = dw_pcie_ep_func_select(ep, func_no);
 98
 99	reg = dw_pcie_readw_dbi(pci, func_offset + cap_ptr);
100	cap_id = (reg & 0x00ff);
101
102	if (cap_id > PCI_CAP_ID_MAX)
103		return 0;
104
105	if (cap_id == cap)
106		return cap_ptr;
107
108	next_cap_ptr = (reg & 0xff00) >> 8;
109	return __dw_pcie_ep_find_next_cap(ep, func_no, next_cap_ptr, cap);
110}
111
112static u8 dw_pcie_ep_find_capability(struct dw_pcie_ep *ep, u8 func_no, u8 cap)
113{
114	struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
115	unsigned int func_offset = 0;
116	u8 next_cap_ptr;
117	u16 reg;
118
119	func_offset = dw_pcie_ep_func_select(ep, func_no);
120
121	reg = dw_pcie_readw_dbi(pci, func_offset + PCI_CAPABILITY_LIST);
122	next_cap_ptr = (reg & 0x00ff);
123
124	return __dw_pcie_ep_find_next_cap(ep, func_no, next_cap_ptr, cap);
125}
126
127static int dw_pcie_ep_write_header(struct pci_epc *epc, u8 func_no, u8 vfunc_no,
128				   struct pci_epf_header *hdr)
129{
130	struct dw_pcie_ep *ep = epc_get_drvdata(epc);
131	struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
132	unsigned int func_offset = 0;
133
134	func_offset = dw_pcie_ep_func_select(ep, func_no);
135
136	dw_pcie_dbi_ro_wr_en(pci);
137	dw_pcie_writew_dbi(pci, func_offset + PCI_VENDOR_ID, hdr->vendorid);
138	dw_pcie_writew_dbi(pci, func_offset + PCI_DEVICE_ID, hdr->deviceid);
139	dw_pcie_writeb_dbi(pci, func_offset + PCI_REVISION_ID, hdr->revid);
140	dw_pcie_writeb_dbi(pci, func_offset + PCI_CLASS_PROG, hdr->progif_code);
141	dw_pcie_writew_dbi(pci, func_offset + PCI_CLASS_DEVICE,
142			   hdr->subclass_code | hdr->baseclass_code << 8);
143	dw_pcie_writeb_dbi(pci, func_offset + PCI_CACHE_LINE_SIZE,
144			   hdr->cache_line_size);
145	dw_pcie_writew_dbi(pci, func_offset + PCI_SUBSYSTEM_VENDOR_ID,
146			   hdr->subsys_vendor_id);
147	dw_pcie_writew_dbi(pci, func_offset + PCI_SUBSYSTEM_ID, hdr->subsys_id);
148	dw_pcie_writeb_dbi(pci, func_offset + PCI_INTERRUPT_PIN,
149			   hdr->interrupt_pin);
150	dw_pcie_dbi_ro_wr_dis(pci);
151
152	return 0;
153}
154
155static int dw_pcie_ep_inbound_atu(struct dw_pcie_ep *ep, u8 func_no, int type,
156				  dma_addr_t cpu_addr, enum pci_barno bar)
 
157{
158	int ret;
159	u32 free_win;
160	struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
161
162	if (!ep->bar_to_atu[bar])
163		free_win = find_first_zero_bit(ep->ib_window_map, pci->num_ib_windows);
164	else
165		free_win = ep->bar_to_atu[bar];
166
167	if (free_win >= pci->num_ib_windows) {
168		dev_err(pci->dev, "No free inbound window\n");
169		return -EINVAL;
170	}
171
172	ret = dw_pcie_prog_ep_inbound_atu(pci, func_no, free_win, type,
173					  cpu_addr, bar);
174	if (ret < 0) {
175		dev_err(pci->dev, "Failed to program IB window\n");
176		return ret;
177	}
178
179	ep->bar_to_atu[bar] = free_win;
180	set_bit(free_win, ep->ib_window_map);
181
182	return 0;
183}
184
185static int dw_pcie_ep_outbound_atu(struct dw_pcie_ep *ep, u8 func_no,
186				   phys_addr_t phys_addr,
187				   u64 pci_addr, size_t size)
188{
 
189	struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
190	u32 free_win;
191	int ret;
192
193	free_win = find_first_zero_bit(ep->ob_window_map, pci->num_ob_windows);
194	if (free_win >= pci->num_ob_windows) {
195		dev_err(pci->dev, "No free outbound window\n");
196		return -EINVAL;
197	}
198
199	ret = dw_pcie_prog_ep_outbound_atu(pci, func_no, free_win, PCIE_ATU_TYPE_MEM,
200					   phys_addr, pci_addr, size);
201	if (ret)
202		return ret;
203
204	set_bit(free_win, ep->ob_window_map);
205	ep->outbound_addr[free_win] = phys_addr;
206
207	return 0;
208}
209
210static void dw_pcie_ep_clear_bar(struct pci_epc *epc, u8 func_no, u8 vfunc_no,
211				 struct pci_epf_bar *epf_bar)
212{
213	struct dw_pcie_ep *ep = epc_get_drvdata(epc);
214	struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
215	enum pci_barno bar = epf_bar->barno;
216	u32 atu_index = ep->bar_to_atu[bar];
217
218	__dw_pcie_ep_reset_bar(pci, func_no, bar, epf_bar->flags);
219
220	dw_pcie_disable_atu(pci, PCIE_ATU_REGION_DIR_IB, atu_index);
221	clear_bit(atu_index, ep->ib_window_map);
222	ep->epf_bar[bar] = NULL;
223	ep->bar_to_atu[bar] = 0;
224}
225
226static int dw_pcie_ep_set_bar(struct pci_epc *epc, u8 func_no, u8 vfunc_no,
227			      struct pci_epf_bar *epf_bar)
228{
 
229	struct dw_pcie_ep *ep = epc_get_drvdata(epc);
230	struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
231	enum pci_barno bar = epf_bar->barno;
232	size_t size = epf_bar->size;
233	int flags = epf_bar->flags;
234	unsigned int func_offset = 0;
235	int ret, type;
236	u32 reg;
237
238	func_offset = dw_pcie_ep_func_select(ep, func_no);
239
240	reg = PCI_BASE_ADDRESS_0 + (4 * bar) + func_offset;
241
242	if (!(flags & PCI_BASE_ADDRESS_SPACE))
243		type = PCIE_ATU_TYPE_MEM;
244	else
245		type = PCIE_ATU_TYPE_IO;
246
247	ret = dw_pcie_ep_inbound_atu(ep, func_no, type, epf_bar->phys_addr, bar);
248	if (ret)
249		return ret;
250
251	if (ep->epf_bar[bar])
252		return 0;
253
254	dw_pcie_dbi_ro_wr_en(pci);
255
256	dw_pcie_writel_dbi2(pci, reg, lower_32_bits(size - 1));
257	dw_pcie_writel_dbi(pci, reg, flags);
258
259	if (flags & PCI_BASE_ADDRESS_MEM_TYPE_64) {
260		dw_pcie_writel_dbi2(pci, reg + 4, upper_32_bits(size - 1));
261		dw_pcie_writel_dbi(pci, reg + 4, 0);
262	}
263
264	ep->epf_bar[bar] = epf_bar;
265	dw_pcie_dbi_ro_wr_dis(pci);
266
267	return 0;
268}
269
270static int dw_pcie_find_index(struct dw_pcie_ep *ep, phys_addr_t addr,
271			      u32 *atu_index)
272{
273	u32 index;
274	struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
275
276	for (index = 0; index < pci->num_ob_windows; index++) {
277		if (ep->outbound_addr[index] != addr)
278			continue;
279		*atu_index = index;
280		return 0;
281	}
282
283	return -EINVAL;
284}
285
286static void dw_pcie_ep_unmap_addr(struct pci_epc *epc, u8 func_no, u8 vfunc_no,
287				  phys_addr_t addr)
288{
289	int ret;
290	u32 atu_index;
291	struct dw_pcie_ep *ep = epc_get_drvdata(epc);
292	struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
293
294	ret = dw_pcie_find_index(ep, addr, &atu_index);
295	if (ret < 0)
296		return;
297
298	dw_pcie_disable_atu(pci, PCIE_ATU_REGION_DIR_OB, atu_index);
299	clear_bit(atu_index, ep->ob_window_map);
300}
301
302static int dw_pcie_ep_map_addr(struct pci_epc *epc, u8 func_no, u8 vfunc_no,
303			       phys_addr_t addr, u64 pci_addr, size_t size)
 
304{
305	int ret;
306	struct dw_pcie_ep *ep = epc_get_drvdata(epc);
307	struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
308
309	ret = dw_pcie_ep_outbound_atu(ep, func_no, addr, pci_addr, size);
310	if (ret) {
311		dev_err(pci->dev, "Failed to enable address\n");
312		return ret;
313	}
314
315	return 0;
316}
317
318static int dw_pcie_ep_get_msi(struct pci_epc *epc, u8 func_no, u8 vfunc_no)
319{
320	struct dw_pcie_ep *ep = epc_get_drvdata(epc);
321	struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
322	u32 val, reg;
323	unsigned int func_offset = 0;
324	struct dw_pcie_ep_func *ep_func;
325
326	ep_func = dw_pcie_ep_get_func_from_ep(ep, func_no);
327	if (!ep_func || !ep_func->msi_cap)
328		return -EINVAL;
329
330	func_offset = dw_pcie_ep_func_select(ep, func_no);
331
332	reg = ep_func->msi_cap + func_offset + PCI_MSI_FLAGS;
333	val = dw_pcie_readw_dbi(pci, reg);
334	if (!(val & PCI_MSI_FLAGS_ENABLE))
335		return -EINVAL;
336
337	val = (val & PCI_MSI_FLAGS_QSIZE) >> 4;
338
339	return val;
340}
341
342static int dw_pcie_ep_set_msi(struct pci_epc *epc, u8 func_no, u8 vfunc_no,
343			      u8 interrupts)
344{
345	struct dw_pcie_ep *ep = epc_get_drvdata(epc);
346	struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
347	u32 val, reg;
348	unsigned int func_offset = 0;
349	struct dw_pcie_ep_func *ep_func;
350
351	ep_func = dw_pcie_ep_get_func_from_ep(ep, func_no);
352	if (!ep_func || !ep_func->msi_cap)
353		return -EINVAL;
354
355	func_offset = dw_pcie_ep_func_select(ep, func_no);
356
357	reg = ep_func->msi_cap + func_offset + PCI_MSI_FLAGS;
358	val = dw_pcie_readw_dbi(pci, reg);
359	val &= ~PCI_MSI_FLAGS_QMASK;
360	val |= (interrupts << 1) & PCI_MSI_FLAGS_QMASK;
361	dw_pcie_dbi_ro_wr_en(pci);
362	dw_pcie_writew_dbi(pci, reg, val);
363	dw_pcie_dbi_ro_wr_dis(pci);
364
365	return 0;
366}
367
368static int dw_pcie_ep_get_msix(struct pci_epc *epc, u8 func_no, u8 vfunc_no)
369{
370	struct dw_pcie_ep *ep = epc_get_drvdata(epc);
371	struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
372	u32 val, reg;
373	unsigned int func_offset = 0;
374	struct dw_pcie_ep_func *ep_func;
375
376	ep_func = dw_pcie_ep_get_func_from_ep(ep, func_no);
377	if (!ep_func || !ep_func->msix_cap)
378		return -EINVAL;
379
380	func_offset = dw_pcie_ep_func_select(ep, func_no);
381
382	reg = ep_func->msix_cap + func_offset + PCI_MSIX_FLAGS;
383	val = dw_pcie_readw_dbi(pci, reg);
384	if (!(val & PCI_MSIX_FLAGS_ENABLE))
385		return -EINVAL;
386
387	val &= PCI_MSIX_FLAGS_QSIZE;
388
389	return val;
390}
391
392static int dw_pcie_ep_set_msix(struct pci_epc *epc, u8 func_no, u8 vfunc_no,
393			       u16 interrupts, enum pci_barno bir, u32 offset)
394{
395	struct dw_pcie_ep *ep = epc_get_drvdata(epc);
396	struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
397	u32 val, reg;
398	unsigned int func_offset = 0;
399	struct dw_pcie_ep_func *ep_func;
400
401	ep_func = dw_pcie_ep_get_func_from_ep(ep, func_no);
402	if (!ep_func || !ep_func->msix_cap)
403		return -EINVAL;
404
405	dw_pcie_dbi_ro_wr_en(pci);
406
407	func_offset = dw_pcie_ep_func_select(ep, func_no);
408
409	reg = ep_func->msix_cap + func_offset + PCI_MSIX_FLAGS;
410	val = dw_pcie_readw_dbi(pci, reg);
411	val &= ~PCI_MSIX_FLAGS_QSIZE;
412	val |= interrupts;
 
413	dw_pcie_writew_dbi(pci, reg, val);
414
415	reg = ep_func->msix_cap + func_offset + PCI_MSIX_TABLE;
416	val = offset | bir;
417	dw_pcie_writel_dbi(pci, reg, val);
418
419	reg = ep_func->msix_cap + func_offset + PCI_MSIX_PBA;
420	val = (offset + (interrupts * PCI_MSIX_ENTRY_SIZE)) | bir;
421	dw_pcie_writel_dbi(pci, reg, val);
422
423	dw_pcie_dbi_ro_wr_dis(pci);
424
425	return 0;
426}
427
428static int dw_pcie_ep_raise_irq(struct pci_epc *epc, u8 func_no, u8 vfunc_no,
429				enum pci_epc_irq_type type, u16 interrupt_num)
430{
431	struct dw_pcie_ep *ep = epc_get_drvdata(epc);
432
433	if (!ep->ops->raise_irq)
434		return -EINVAL;
435
436	return ep->ops->raise_irq(ep, func_no, type, interrupt_num);
437}
438
439static void dw_pcie_ep_stop(struct pci_epc *epc)
440{
441	struct dw_pcie_ep *ep = epc_get_drvdata(epc);
442	struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
443
444	dw_pcie_stop_link(pci);
 
 
 
445}
446
447static int dw_pcie_ep_start(struct pci_epc *epc)
448{
449	struct dw_pcie_ep *ep = epc_get_drvdata(epc);
450	struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
451
452	return dw_pcie_start_link(pci);
 
 
 
453}
454
455static const struct pci_epc_features*
456dw_pcie_ep_get_features(struct pci_epc *epc, u8 func_no, u8 vfunc_no)
457{
458	struct dw_pcie_ep *ep = epc_get_drvdata(epc);
459
460	if (!ep->ops->get_features)
461		return NULL;
462
463	return ep->ops->get_features(ep);
464}
465
466static const struct pci_epc_ops epc_ops = {
467	.write_header		= dw_pcie_ep_write_header,
468	.set_bar		= dw_pcie_ep_set_bar,
469	.clear_bar		= dw_pcie_ep_clear_bar,
470	.map_addr		= dw_pcie_ep_map_addr,
471	.unmap_addr		= dw_pcie_ep_unmap_addr,
472	.set_msi		= dw_pcie_ep_set_msi,
473	.get_msi		= dw_pcie_ep_get_msi,
474	.set_msix		= dw_pcie_ep_set_msix,
475	.get_msix		= dw_pcie_ep_get_msix,
476	.raise_irq		= dw_pcie_ep_raise_irq,
477	.start			= dw_pcie_ep_start,
478	.stop			= dw_pcie_ep_stop,
479	.get_features		= dw_pcie_ep_get_features,
480};
481
482int dw_pcie_ep_raise_legacy_irq(struct dw_pcie_ep *ep, u8 func_no)
483{
484	struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
485	struct device *dev = pci->dev;
486
487	dev_err(dev, "EP cannot trigger legacy IRQs\n");
488
489	return -EINVAL;
490}
491EXPORT_SYMBOL_GPL(dw_pcie_ep_raise_legacy_irq);
492
493int dw_pcie_ep_raise_msi_irq(struct dw_pcie_ep *ep, u8 func_no,
494			     u8 interrupt_num)
495{
496	struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
497	struct dw_pcie_ep_func *ep_func;
498	struct pci_epc *epc = ep->epc;
499	unsigned int aligned_offset;
500	unsigned int func_offset = 0;
501	u16 msg_ctrl, msg_data;
502	u32 msg_addr_lower, msg_addr_upper, reg;
503	u64 msg_addr;
504	bool has_upper;
505	int ret;
506
507	ep_func = dw_pcie_ep_get_func_from_ep(ep, func_no);
508	if (!ep_func || !ep_func->msi_cap)
509		return -EINVAL;
510
511	func_offset = dw_pcie_ep_func_select(ep, func_no);
512
513	/* Raise MSI per the PCI Local Bus Specification Revision 3.0, 6.8.1. */
514	reg = ep_func->msi_cap + func_offset + PCI_MSI_FLAGS;
515	msg_ctrl = dw_pcie_readw_dbi(pci, reg);
516	has_upper = !!(msg_ctrl & PCI_MSI_FLAGS_64BIT);
517	reg = ep_func->msi_cap + func_offset + PCI_MSI_ADDRESS_LO;
518	msg_addr_lower = dw_pcie_readl_dbi(pci, reg);
519	if (has_upper) {
520		reg = ep_func->msi_cap + func_offset + PCI_MSI_ADDRESS_HI;
521		msg_addr_upper = dw_pcie_readl_dbi(pci, reg);
522		reg = ep_func->msi_cap + func_offset + PCI_MSI_DATA_64;
523		msg_data = dw_pcie_readw_dbi(pci, reg);
524	} else {
525		msg_addr_upper = 0;
526		reg = ep_func->msi_cap + func_offset + PCI_MSI_DATA_32;
527		msg_data = dw_pcie_readw_dbi(pci, reg);
528	}
529	aligned_offset = msg_addr_lower & (epc->mem->window.page_size - 1);
530	msg_addr = ((u64)msg_addr_upper) << 32 |
531			(msg_addr_lower & ~aligned_offset);
532	ret = dw_pcie_ep_map_addr(epc, func_no, 0, ep->msi_mem_phys, msg_addr,
533				  epc->mem->window.page_size);
534	if (ret)
535		return ret;
536
537	writel(msg_data | (interrupt_num - 1), ep->msi_mem + aligned_offset);
538
539	dw_pcie_ep_unmap_addr(epc, func_no, 0, ep->msi_mem_phys);
540
541	return 0;
542}
543EXPORT_SYMBOL_GPL(dw_pcie_ep_raise_msi_irq);
544
545int dw_pcie_ep_raise_msix_irq_doorbell(struct dw_pcie_ep *ep, u8 func_no,
546				       u16 interrupt_num)
547{
548	struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
549	struct dw_pcie_ep_func *ep_func;
550	u32 msg_data;
551
552	ep_func = dw_pcie_ep_get_func_from_ep(ep, func_no);
553	if (!ep_func || !ep_func->msix_cap)
554		return -EINVAL;
555
556	msg_data = (func_no << PCIE_MSIX_DOORBELL_PF_SHIFT) |
557		   (interrupt_num - 1);
558
559	dw_pcie_writel_dbi(pci, PCIE_MSIX_DOORBELL, msg_data);
560
561	return 0;
562}
563
564int dw_pcie_ep_raise_msix_irq(struct dw_pcie_ep *ep, u8 func_no,
565			      u16 interrupt_num)
566{
567	struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
568	struct dw_pcie_ep_func *ep_func;
569	struct pci_epf_msix_tbl *msix_tbl;
570	struct pci_epc *epc = ep->epc;
571	unsigned int func_offset = 0;
 
 
572	u32 reg, msg_data, vec_ctrl;
573	unsigned int aligned_offset;
574	u32 tbl_offset;
575	u64 msg_addr;
576	int ret;
577	u8 bir;
578
579	ep_func = dw_pcie_ep_get_func_from_ep(ep, func_no);
580	if (!ep_func || !ep_func->msix_cap)
581		return -EINVAL;
582
583	func_offset = dw_pcie_ep_func_select(ep, func_no);
584
585	reg = ep_func->msix_cap + func_offset + PCI_MSIX_TABLE;
586	tbl_offset = dw_pcie_readl_dbi(pci, reg);
587	bir = (tbl_offset & PCI_MSIX_TABLE_BIR);
588	tbl_offset &= PCI_MSIX_TABLE_OFFSET;
589
590	msix_tbl = ep->epf_bar[bir]->addr + tbl_offset;
591	msg_addr = msix_tbl[(interrupt_num - 1)].msg_addr;
592	msg_data = msix_tbl[(interrupt_num - 1)].msg_data;
593	vec_ctrl = msix_tbl[(interrupt_num - 1)].vector_ctrl;
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
594
595	if (vec_ctrl & PCI_MSIX_ENTRY_CTRL_MASKBIT) {
596		dev_dbg(pci->dev, "MSI-X entry ctrl set\n");
597		return -EPERM;
598	}
599
600	aligned_offset = msg_addr & (epc->mem->window.page_size - 1);
601	ret = dw_pcie_ep_map_addr(epc, func_no, 0, ep->msi_mem_phys, msg_addr,
602				  epc->mem->window.page_size);
603	if (ret)
604		return ret;
605
606	writel(msg_data, ep->msi_mem + aligned_offset);
607
608	dw_pcie_ep_unmap_addr(epc, func_no, 0, ep->msi_mem_phys);
609
610	return 0;
611}
612
613void dw_pcie_ep_exit(struct dw_pcie_ep *ep)
614{
615	struct pci_epc *epc = ep->epc;
616
617	pci_epc_mem_free_addr(epc, ep->msi_mem_phys, ep->msi_mem,
618			      epc->mem->window.page_size);
619
620	pci_epc_mem_exit(epc);
621}
622
623static unsigned int dw_pcie_ep_find_ext_capability(struct dw_pcie *pci, int cap)
624{
625	u32 header;
626	int pos = PCI_CFG_SPACE_SIZE;
627
628	while (pos) {
629		header = dw_pcie_readl_dbi(pci, pos);
630		if (PCI_EXT_CAP_ID(header) == cap)
631			return pos;
632
633		pos = PCI_EXT_CAP_NEXT(header);
634		if (!pos)
635			break;
636	}
637
638	return 0;
639}
640
641int dw_pcie_ep_init_complete(struct dw_pcie_ep *ep)
642{
643	struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
644	unsigned int offset, ptm_cap_base;
645	unsigned int nbars;
646	u8 hdr_type;
647	u32 reg;
648	int i;
649
650	hdr_type = dw_pcie_readb_dbi(pci, PCI_HEADER_TYPE) &
651		   PCI_HEADER_TYPE_MASK;
652	if (hdr_type != PCI_HEADER_TYPE_NORMAL) {
653		dev_err(pci->dev,
654			"PCIe controller is not set to EP mode (hdr_type:0x%x)!\n",
655			hdr_type);
656		return -EIO;
657	}
658
659	offset = dw_pcie_ep_find_ext_capability(pci, PCI_EXT_CAP_ID_REBAR);
660	ptm_cap_base = dw_pcie_ep_find_ext_capability(pci, PCI_EXT_CAP_ID_PTM);
661
662	dw_pcie_dbi_ro_wr_en(pci);
663
664	if (offset) {
665		reg = dw_pcie_readl_dbi(pci, offset + PCI_REBAR_CTRL);
666		nbars = (reg & PCI_REBAR_CTRL_NBAR_MASK) >>
667			PCI_REBAR_CTRL_NBAR_SHIFT;
668
669		for (i = 0; i < nbars; i++, offset += PCI_REBAR_CTRL)
670			dw_pcie_writel_dbi(pci, offset + PCI_REBAR_CAP, 0x0);
671	}
672
673	/*
674	 * PTM responder capability can be disabled only after disabling
675	 * PTM root capability.
676	 */
677	if (ptm_cap_base) {
678		dw_pcie_dbi_ro_wr_en(pci);
679		reg = dw_pcie_readl_dbi(pci, ptm_cap_base + PCI_PTM_CAP);
680		reg &= ~PCI_PTM_CAP_ROOT;
681		dw_pcie_writel_dbi(pci, ptm_cap_base + PCI_PTM_CAP, reg);
682
683		reg = dw_pcie_readl_dbi(pci, ptm_cap_base + PCI_PTM_CAP);
684		reg &= ~(PCI_PTM_CAP_RES | PCI_PTM_GRANULARITY_MASK);
685		dw_pcie_writel_dbi(pci, ptm_cap_base + PCI_PTM_CAP, reg);
686		dw_pcie_dbi_ro_wr_dis(pci);
687	}
688
689	dw_pcie_setup(pci);
690	dw_pcie_dbi_ro_wr_dis(pci);
691
692	return 0;
693}
694EXPORT_SYMBOL_GPL(dw_pcie_ep_init_complete);
695
696int dw_pcie_ep_init(struct dw_pcie_ep *ep)
697{
698	int ret;
 
699	void *addr;
700	u8 func_no;
701	struct resource *res;
 
702	struct pci_epc *epc;
703	struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
704	struct device *dev = pci->dev;
705	struct platform_device *pdev = to_platform_device(dev);
706	struct device_node *np = dev->of_node;
707	const struct pci_epc_features *epc_features;
708	struct dw_pcie_ep_func *ep_func;
709
710	INIT_LIST_HEAD(&ep->func_list);
 
 
 
711
712	ret = dw_pcie_get_resources(pci);
713	if (ret)
 
714		return ret;
 
 
 
 
 
715
716	res = platform_get_resource_byname(pdev, IORESOURCE_MEM, "addr_space");
717	if (!res)
 
 
 
 
 
718		return -EINVAL;
 
719
720	ep->phys_base = res->start;
721	ep->addr_size = resource_size(res);
722
723	dw_pcie_version_detect(pci);
724
725	dw_pcie_iatu_detect(pci);
726
727	ep->ib_window_map = devm_bitmap_zalloc(dev, pci->num_ib_windows,
728					       GFP_KERNEL);
729	if (!ep->ib_window_map)
730		return -ENOMEM;
731
732	ep->ob_window_map = devm_bitmap_zalloc(dev, pci->num_ob_windows,
733					       GFP_KERNEL);
 
 
734	if (!ep->ob_window_map)
735		return -ENOMEM;
736
737	addr = devm_kcalloc(dev, pci->num_ob_windows, sizeof(phys_addr_t),
738			    GFP_KERNEL);
739	if (!addr)
740		return -ENOMEM;
741	ep->outbound_addr = addr;
742
743	epc = devm_pci_epc_create(dev, &epc_ops);
744	if (IS_ERR(epc)) {
745		dev_err(dev, "Failed to create epc device\n");
746		return PTR_ERR(epc);
747	}
748
749	ep->epc = epc;
750	epc_set_drvdata(epc, ep);
751
 
 
 
 
 
 
 
 
 
 
752	ret = of_property_read_u8(np, "max-functions", &epc->max_functions);
753	if (ret < 0)
754		epc->max_functions = 1;
755
756	for (func_no = 0; func_no < epc->max_functions; func_no++) {
757		ep_func = devm_kzalloc(dev, sizeof(*ep_func), GFP_KERNEL);
758		if (!ep_func)
759			return -ENOMEM;
760
761		ep_func->func_no = func_no;
762		ep_func->msi_cap = dw_pcie_ep_find_capability(ep, func_no,
763							      PCI_CAP_ID_MSI);
764		ep_func->msix_cap = dw_pcie_ep_find_capability(ep, func_no,
765							       PCI_CAP_ID_MSIX);
766
767		list_add_tail(&ep_func->list, &ep->func_list);
768	}
769
770	if (ep->ops->ep_init)
771		ep->ops->ep_init(ep);
772
773	ret = pci_epc_mem_init(epc, ep->phys_base, ep->addr_size,
774			       ep->page_size);
775	if (ret < 0) {
776		dev_err(dev, "Failed to initialize address space\n");
777		return ret;
778	}
779
780	ep->msi_mem = pci_epc_mem_alloc_addr(epc, &ep->msi_mem_phys,
781					     epc->mem->window.page_size);
782	if (!ep->msi_mem) {
783		ret = -ENOMEM;
784		dev_err(dev, "Failed to reserve memory for MSI/MSI-X\n");
785		goto err_exit_epc_mem;
786	}
 
787
788	if (ep->ops->get_features) {
789		epc_features = ep->ops->get_features(ep);
790		if (epc_features->core_init_notifier)
791			return 0;
 
 
 
 
 
 
 
 
792	}
793
794	ret = dw_pcie_ep_init_complete(ep);
795	if (ret)
796		goto err_free_epc_mem;
797
798	return 0;
799
800err_free_epc_mem:
801	pci_epc_mem_free_addr(epc, ep->msi_mem_phys, ep->msi_mem,
802			      epc->mem->window.page_size);
803
804err_exit_epc_mem:
805	pci_epc_mem_exit(epc);
806
807	return ret;
808}
809EXPORT_SYMBOL_GPL(dw_pcie_ep_init);