Loading...
1// SPDX-License-Identifier: GPL-2.0
2/*
3 * PCIe host controller driver for Axis ARTPEC-6 SoC
4 *
5 * Author: Niklas Cassel <niklas.cassel@axis.com>
6 *
7 * Based on work done by Phil Edworthy <phil@edworthys.org>
8 */
9
10#include <linux/delay.h>
11#include <linux/kernel.h>
12#include <linux/init.h>
13#include <linux/of.h>
14#include <linux/pci.h>
15#include <linux/platform_device.h>
16#include <linux/resource.h>
17#include <linux/signal.h>
18#include <linux/types.h>
19#include <linux/interrupt.h>
20#include <linux/mfd/syscon.h>
21#include <linux/regmap.h>
22
23#include "pcie-designware.h"
24
25#define to_artpec6_pcie(x) dev_get_drvdata((x)->dev)
26
27enum artpec_pcie_variants {
28 ARTPEC6,
29 ARTPEC7,
30};
31
32struct artpec6_pcie {
33 struct dw_pcie *pci;
34 struct regmap *regmap; /* DT axis,syscon-pcie */
35 void __iomem *phy_base; /* DT phy */
36 enum artpec_pcie_variants variant;
37 enum dw_pcie_device_mode mode;
38};
39
40struct artpec_pcie_of_data {
41 enum artpec_pcie_variants variant;
42 enum dw_pcie_device_mode mode;
43};
44
45static const struct of_device_id artpec6_pcie_of_match[];
46
47/* ARTPEC-6 specific registers */
48#define PCIECFG 0x18
49#define PCIECFG_DBG_OEN BIT(24)
50#define PCIECFG_CORE_RESET_REQ BIT(21)
51#define PCIECFG_LTSSM_ENABLE BIT(20)
52#define PCIECFG_DEVICE_TYPE_MASK GENMASK(19, 16)
53#define PCIECFG_CLKREQ_B BIT(11)
54#define PCIECFG_REFCLK_ENABLE BIT(10)
55#define PCIECFG_PLL_ENABLE BIT(9)
56#define PCIECFG_PCLK_ENABLE BIT(8)
57#define PCIECFG_RISRCREN BIT(4)
58#define PCIECFG_MODE_TX_DRV_EN BIT(3)
59#define PCIECFG_CISRREN BIT(2)
60#define PCIECFG_MACRO_ENABLE BIT(0)
61/* ARTPEC-7 specific fields */
62#define PCIECFG_REFCLKSEL BIT(23)
63#define PCIECFG_NOC_RESET BIT(3)
64
65#define PCIESTAT 0x1c
66/* ARTPEC-7 specific fields */
67#define PCIESTAT_EXTREFCLK BIT(3)
68
69#define NOCCFG 0x40
70#define NOCCFG_ENABLE_CLK_PCIE BIT(4)
71#define NOCCFG_POWER_PCIE_IDLEACK BIT(3)
72#define NOCCFG_POWER_PCIE_IDLE BIT(2)
73#define NOCCFG_POWER_PCIE_IDLEREQ BIT(1)
74
75#define PHY_STATUS 0x118
76#define PHY_COSPLLLOCK BIT(0)
77
78#define PHY_TX_ASIC_OUT 0x4040
79#define PHY_TX_ASIC_OUT_TX_ACK BIT(0)
80
81#define PHY_RX_ASIC_OUT 0x405c
82#define PHY_RX_ASIC_OUT_ACK BIT(0)
83
84static u32 artpec6_pcie_readl(struct artpec6_pcie *artpec6_pcie, u32 offset)
85{
86 u32 val;
87
88 regmap_read(artpec6_pcie->regmap, offset, &val);
89 return val;
90}
91
92static void artpec6_pcie_writel(struct artpec6_pcie *artpec6_pcie, u32 offset, u32 val)
93{
94 regmap_write(artpec6_pcie->regmap, offset, val);
95}
96
97static u64 artpec6_pcie_cpu_addr_fixup(struct dw_pcie *pci, u64 pci_addr)
98{
99 struct artpec6_pcie *artpec6_pcie = to_artpec6_pcie(pci);
100 struct dw_pcie_rp *pp = &pci->pp;
101 struct dw_pcie_ep *ep = &pci->ep;
102
103 switch (artpec6_pcie->mode) {
104 case DW_PCIE_RC_TYPE:
105 return pci_addr - pp->cfg0_base;
106 case DW_PCIE_EP_TYPE:
107 return pci_addr - ep->phys_base;
108 default:
109 dev_err(pci->dev, "UNKNOWN device type\n");
110 }
111 return pci_addr;
112}
113
114static int artpec6_pcie_establish_link(struct dw_pcie *pci)
115{
116 struct artpec6_pcie *artpec6_pcie = to_artpec6_pcie(pci);
117 u32 val;
118
119 val = artpec6_pcie_readl(artpec6_pcie, PCIECFG);
120 val |= PCIECFG_LTSSM_ENABLE;
121 artpec6_pcie_writel(artpec6_pcie, PCIECFG, val);
122
123 return 0;
124}
125
126static void artpec6_pcie_stop_link(struct dw_pcie *pci)
127{
128 struct artpec6_pcie *artpec6_pcie = to_artpec6_pcie(pci);
129 u32 val;
130
131 val = artpec6_pcie_readl(artpec6_pcie, PCIECFG);
132 val &= ~PCIECFG_LTSSM_ENABLE;
133 artpec6_pcie_writel(artpec6_pcie, PCIECFG, val);
134}
135
136static const struct dw_pcie_ops dw_pcie_ops = {
137 .cpu_addr_fixup = artpec6_pcie_cpu_addr_fixup,
138 .start_link = artpec6_pcie_establish_link,
139 .stop_link = artpec6_pcie_stop_link,
140};
141
142static void artpec6_pcie_wait_for_phy_a6(struct artpec6_pcie *artpec6_pcie)
143{
144 struct dw_pcie *pci = artpec6_pcie->pci;
145 struct device *dev = pci->dev;
146 u32 val;
147 unsigned int retries;
148
149 retries = 50;
150 do {
151 usleep_range(1000, 2000);
152 val = artpec6_pcie_readl(artpec6_pcie, NOCCFG);
153 retries--;
154 } while (retries &&
155 (val & (NOCCFG_POWER_PCIE_IDLEACK | NOCCFG_POWER_PCIE_IDLE)));
156 if (!retries)
157 dev_err(dev, "PCIe clock manager did not leave idle state\n");
158
159 retries = 50;
160 do {
161 usleep_range(1000, 2000);
162 val = readl(artpec6_pcie->phy_base + PHY_STATUS);
163 retries--;
164 } while (retries && !(val & PHY_COSPLLLOCK));
165 if (!retries)
166 dev_err(dev, "PHY PLL did not lock\n");
167}
168
169static void artpec6_pcie_wait_for_phy_a7(struct artpec6_pcie *artpec6_pcie)
170{
171 struct dw_pcie *pci = artpec6_pcie->pci;
172 struct device *dev = pci->dev;
173 u32 val;
174 u16 phy_status_tx, phy_status_rx;
175 unsigned int retries;
176
177 retries = 50;
178 do {
179 usleep_range(1000, 2000);
180 val = artpec6_pcie_readl(artpec6_pcie, NOCCFG);
181 retries--;
182 } while (retries &&
183 (val & (NOCCFG_POWER_PCIE_IDLEACK | NOCCFG_POWER_PCIE_IDLE)));
184 if (!retries)
185 dev_err(dev, "PCIe clock manager did not leave idle state\n");
186
187 retries = 50;
188 do {
189 usleep_range(1000, 2000);
190 phy_status_tx = readw(artpec6_pcie->phy_base + PHY_TX_ASIC_OUT);
191 phy_status_rx = readw(artpec6_pcie->phy_base + PHY_RX_ASIC_OUT);
192 retries--;
193 } while (retries && ((phy_status_tx & PHY_TX_ASIC_OUT_TX_ACK) ||
194 (phy_status_rx & PHY_RX_ASIC_OUT_ACK)));
195 if (!retries)
196 dev_err(dev, "PHY did not enter Pn state\n");
197}
198
199static void artpec6_pcie_wait_for_phy(struct artpec6_pcie *artpec6_pcie)
200{
201 switch (artpec6_pcie->variant) {
202 case ARTPEC6:
203 artpec6_pcie_wait_for_phy_a6(artpec6_pcie);
204 break;
205 case ARTPEC7:
206 artpec6_pcie_wait_for_phy_a7(artpec6_pcie);
207 break;
208 }
209}
210
211static void artpec6_pcie_init_phy_a6(struct artpec6_pcie *artpec6_pcie)
212{
213 u32 val;
214
215 val = artpec6_pcie_readl(artpec6_pcie, PCIECFG);
216 val |= PCIECFG_RISRCREN | /* Receiver term. 50 Ohm */
217 PCIECFG_MODE_TX_DRV_EN |
218 PCIECFG_CISRREN | /* Reference clock term. 100 Ohm */
219 PCIECFG_MACRO_ENABLE;
220 val |= PCIECFG_REFCLK_ENABLE;
221 val &= ~PCIECFG_DBG_OEN;
222 val &= ~PCIECFG_CLKREQ_B;
223 artpec6_pcie_writel(artpec6_pcie, PCIECFG, val);
224 usleep_range(5000, 6000);
225
226 val = artpec6_pcie_readl(artpec6_pcie, NOCCFG);
227 val |= NOCCFG_ENABLE_CLK_PCIE;
228 artpec6_pcie_writel(artpec6_pcie, NOCCFG, val);
229 usleep_range(20, 30);
230
231 val = artpec6_pcie_readl(artpec6_pcie, PCIECFG);
232 val |= PCIECFG_PCLK_ENABLE | PCIECFG_PLL_ENABLE;
233 artpec6_pcie_writel(artpec6_pcie, PCIECFG, val);
234 usleep_range(6000, 7000);
235
236 val = artpec6_pcie_readl(artpec6_pcie, NOCCFG);
237 val &= ~NOCCFG_POWER_PCIE_IDLEREQ;
238 artpec6_pcie_writel(artpec6_pcie, NOCCFG, val);
239}
240
241static void artpec6_pcie_init_phy_a7(struct artpec6_pcie *artpec6_pcie)
242{
243 struct dw_pcie *pci = artpec6_pcie->pci;
244 u32 val;
245 bool extrefclk;
246
247 /* Check if external reference clock is connected */
248 val = artpec6_pcie_readl(artpec6_pcie, PCIESTAT);
249 extrefclk = !!(val & PCIESTAT_EXTREFCLK);
250 dev_dbg(pci->dev, "Using reference clock: %s\n",
251 extrefclk ? "external" : "internal");
252
253 val = artpec6_pcie_readl(artpec6_pcie, PCIECFG);
254 val |= PCIECFG_RISRCREN | /* Receiver term. 50 Ohm */
255 PCIECFG_PCLK_ENABLE;
256 if (extrefclk)
257 val |= PCIECFG_REFCLKSEL;
258 else
259 val &= ~PCIECFG_REFCLKSEL;
260 artpec6_pcie_writel(artpec6_pcie, PCIECFG, val);
261 usleep_range(10, 20);
262
263 val = artpec6_pcie_readl(artpec6_pcie, NOCCFG);
264 val |= NOCCFG_ENABLE_CLK_PCIE;
265 artpec6_pcie_writel(artpec6_pcie, NOCCFG, val);
266 usleep_range(20, 30);
267
268 val = artpec6_pcie_readl(artpec6_pcie, NOCCFG);
269 val &= ~NOCCFG_POWER_PCIE_IDLEREQ;
270 artpec6_pcie_writel(artpec6_pcie, NOCCFG, val);
271}
272
273static void artpec6_pcie_init_phy(struct artpec6_pcie *artpec6_pcie)
274{
275 switch (artpec6_pcie->variant) {
276 case ARTPEC6:
277 artpec6_pcie_init_phy_a6(artpec6_pcie);
278 break;
279 case ARTPEC7:
280 artpec6_pcie_init_phy_a7(artpec6_pcie);
281 break;
282 }
283}
284
285static void artpec6_pcie_assert_core_reset(struct artpec6_pcie *artpec6_pcie)
286{
287 u32 val;
288
289 val = artpec6_pcie_readl(artpec6_pcie, PCIECFG);
290 switch (artpec6_pcie->variant) {
291 case ARTPEC6:
292 val |= PCIECFG_CORE_RESET_REQ;
293 break;
294 case ARTPEC7:
295 val &= ~PCIECFG_NOC_RESET;
296 break;
297 }
298 artpec6_pcie_writel(artpec6_pcie, PCIECFG, val);
299}
300
301static void artpec6_pcie_deassert_core_reset(struct artpec6_pcie *artpec6_pcie)
302{
303 u32 val;
304
305 val = artpec6_pcie_readl(artpec6_pcie, PCIECFG);
306 switch (artpec6_pcie->variant) {
307 case ARTPEC6:
308 val &= ~PCIECFG_CORE_RESET_REQ;
309 break;
310 case ARTPEC7:
311 val |= PCIECFG_NOC_RESET;
312 break;
313 }
314 artpec6_pcie_writel(artpec6_pcie, PCIECFG, val);
315 usleep_range(100, 200);
316}
317
318static int artpec6_pcie_host_init(struct dw_pcie_rp *pp)
319{
320 struct dw_pcie *pci = to_dw_pcie_from_pp(pp);
321 struct artpec6_pcie *artpec6_pcie = to_artpec6_pcie(pci);
322
323 if (artpec6_pcie->variant == ARTPEC7) {
324 pci->n_fts[0] = 180;
325 pci->n_fts[1] = 180;
326 }
327 artpec6_pcie_assert_core_reset(artpec6_pcie);
328 artpec6_pcie_init_phy(artpec6_pcie);
329 artpec6_pcie_deassert_core_reset(artpec6_pcie);
330 artpec6_pcie_wait_for_phy(artpec6_pcie);
331
332 return 0;
333}
334
335static const struct dw_pcie_host_ops artpec6_pcie_host_ops = {
336 .init = artpec6_pcie_host_init,
337};
338
339static void artpec6_pcie_ep_init(struct dw_pcie_ep *ep)
340{
341 struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
342 struct artpec6_pcie *artpec6_pcie = to_artpec6_pcie(pci);
343 enum pci_barno bar;
344
345 artpec6_pcie_assert_core_reset(artpec6_pcie);
346 artpec6_pcie_init_phy(artpec6_pcie);
347 artpec6_pcie_deassert_core_reset(artpec6_pcie);
348 artpec6_pcie_wait_for_phy(artpec6_pcie);
349
350 for (bar = 0; bar < PCI_STD_NUM_BARS; bar++)
351 dw_pcie_ep_reset_bar(pci, bar);
352}
353
354static int artpec6_pcie_raise_irq(struct dw_pcie_ep *ep, u8 func_no,
355 unsigned int type, u16 interrupt_num)
356{
357 struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
358
359 switch (type) {
360 case PCI_IRQ_INTX:
361 dev_err(pci->dev, "EP cannot trigger INTx IRQs\n");
362 return -EINVAL;
363 case PCI_IRQ_MSI:
364 return dw_pcie_ep_raise_msi_irq(ep, func_no, interrupt_num);
365 default:
366 dev_err(pci->dev, "UNKNOWN IRQ type\n");
367 }
368
369 return 0;
370}
371
372static const struct dw_pcie_ep_ops pcie_ep_ops = {
373 .init = artpec6_pcie_ep_init,
374 .raise_irq = artpec6_pcie_raise_irq,
375};
376
377static int artpec6_pcie_probe(struct platform_device *pdev)
378{
379 struct device *dev = &pdev->dev;
380 struct dw_pcie *pci;
381 struct artpec6_pcie *artpec6_pcie;
382 int ret;
383 const struct artpec_pcie_of_data *data;
384 enum artpec_pcie_variants variant;
385 enum dw_pcie_device_mode mode;
386 u32 val;
387
388 data = of_device_get_match_data(dev);
389 if (!data)
390 return -EINVAL;
391
392 variant = (enum artpec_pcie_variants)data->variant;
393 mode = (enum dw_pcie_device_mode)data->mode;
394
395 artpec6_pcie = devm_kzalloc(dev, sizeof(*artpec6_pcie), GFP_KERNEL);
396 if (!artpec6_pcie)
397 return -ENOMEM;
398
399 pci = devm_kzalloc(dev, sizeof(*pci), GFP_KERNEL);
400 if (!pci)
401 return -ENOMEM;
402
403 pci->dev = dev;
404 pci->ops = &dw_pcie_ops;
405
406 artpec6_pcie->pci = pci;
407 artpec6_pcie->variant = variant;
408 artpec6_pcie->mode = mode;
409
410 artpec6_pcie->phy_base =
411 devm_platform_ioremap_resource_byname(pdev, "phy");
412 if (IS_ERR(artpec6_pcie->phy_base))
413 return PTR_ERR(artpec6_pcie->phy_base);
414
415 artpec6_pcie->regmap =
416 syscon_regmap_lookup_by_phandle(dev->of_node,
417 "axis,syscon-pcie");
418 if (IS_ERR(artpec6_pcie->regmap))
419 return PTR_ERR(artpec6_pcie->regmap);
420
421 platform_set_drvdata(pdev, artpec6_pcie);
422
423 switch (artpec6_pcie->mode) {
424 case DW_PCIE_RC_TYPE:
425 if (!IS_ENABLED(CONFIG_PCIE_ARTPEC6_HOST))
426 return -ENODEV;
427
428 pci->pp.ops = &artpec6_pcie_host_ops;
429
430 ret = dw_pcie_host_init(&pci->pp);
431 if (ret < 0)
432 return ret;
433 break;
434 case DW_PCIE_EP_TYPE:
435 if (!IS_ENABLED(CONFIG_PCIE_ARTPEC6_EP))
436 return -ENODEV;
437
438 val = artpec6_pcie_readl(artpec6_pcie, PCIECFG);
439 val &= ~PCIECFG_DEVICE_TYPE_MASK;
440 artpec6_pcie_writel(artpec6_pcie, PCIECFG, val);
441
442 pci->ep.ops = &pcie_ep_ops;
443
444 return dw_pcie_ep_init(&pci->ep);
445 default:
446 dev_err(dev, "INVALID device type %d\n", artpec6_pcie->mode);
447 }
448
449 return 0;
450}
451
452static const struct artpec_pcie_of_data artpec6_pcie_rc_of_data = {
453 .variant = ARTPEC6,
454 .mode = DW_PCIE_RC_TYPE,
455};
456
457static const struct artpec_pcie_of_data artpec6_pcie_ep_of_data = {
458 .variant = ARTPEC6,
459 .mode = DW_PCIE_EP_TYPE,
460};
461
462static const struct artpec_pcie_of_data artpec7_pcie_rc_of_data = {
463 .variant = ARTPEC7,
464 .mode = DW_PCIE_RC_TYPE,
465};
466
467static const struct artpec_pcie_of_data artpec7_pcie_ep_of_data = {
468 .variant = ARTPEC7,
469 .mode = DW_PCIE_EP_TYPE,
470};
471
472static const struct of_device_id artpec6_pcie_of_match[] = {
473 {
474 .compatible = "axis,artpec6-pcie",
475 .data = &artpec6_pcie_rc_of_data,
476 },
477 {
478 .compatible = "axis,artpec6-pcie-ep",
479 .data = &artpec6_pcie_ep_of_data,
480 },
481 {
482 .compatible = "axis,artpec7-pcie",
483 .data = &artpec7_pcie_rc_of_data,
484 },
485 {
486 .compatible = "axis,artpec7-pcie-ep",
487 .data = &artpec7_pcie_ep_of_data,
488 },
489 {},
490};
491
492static struct platform_driver artpec6_pcie_driver = {
493 .probe = artpec6_pcie_probe,
494 .driver = {
495 .name = "artpec6-pcie",
496 .of_match_table = artpec6_pcie_of_match,
497 .suppress_bind_attrs = true,
498 },
499};
500builtin_platform_driver(artpec6_pcie_driver);
1// SPDX-License-Identifier: GPL-2.0
2/*
3 * PCIe host controller driver for Axis ARTPEC-6 SoC
4 *
5 * Author: Niklas Cassel <niklas.cassel@axis.com>
6 *
7 * Based on work done by Phil Edworthy <phil@edworthys.org>
8 */
9
10#include <linux/delay.h>
11#include <linux/kernel.h>
12#include <linux/init.h>
13#include <linux/of_device.h>
14#include <linux/pci.h>
15#include <linux/platform_device.h>
16#include <linux/resource.h>
17#include <linux/signal.h>
18#include <linux/types.h>
19#include <linux/interrupt.h>
20#include <linux/mfd/syscon.h>
21#include <linux/regmap.h>
22
23#include "pcie-designware.h"
24
25#define to_artpec6_pcie(x) dev_get_drvdata((x)->dev)
26
27enum artpec_pcie_variants {
28 ARTPEC6,
29 ARTPEC7,
30};
31
32struct artpec6_pcie {
33 struct dw_pcie *pci;
34 struct regmap *regmap; /* DT axis,syscon-pcie */
35 void __iomem *phy_base; /* DT phy */
36 enum artpec_pcie_variants variant;
37 enum dw_pcie_device_mode mode;
38};
39
40struct artpec_pcie_of_data {
41 enum artpec_pcie_variants variant;
42 enum dw_pcie_device_mode mode;
43};
44
45static const struct of_device_id artpec6_pcie_of_match[];
46
47/* PCIe Port Logic registers (memory-mapped) */
48#define PL_OFFSET 0x700
49
50#define ACK_F_ASPM_CTRL_OFF (PL_OFFSET + 0xc)
51#define ACK_N_FTS_MASK GENMASK(15, 8)
52#define ACK_N_FTS(x) (((x) << 8) & ACK_N_FTS_MASK)
53
54#define FAST_TRAINING_SEQ_MASK GENMASK(7, 0)
55#define FAST_TRAINING_SEQ(x) (((x) << 0) & FAST_TRAINING_SEQ_MASK)
56
57/* ARTPEC-6 specific registers */
58#define PCIECFG 0x18
59#define PCIECFG_DBG_OEN BIT(24)
60#define PCIECFG_CORE_RESET_REQ BIT(21)
61#define PCIECFG_LTSSM_ENABLE BIT(20)
62#define PCIECFG_DEVICE_TYPE_MASK GENMASK(19, 16)
63#define PCIECFG_CLKREQ_B BIT(11)
64#define PCIECFG_REFCLK_ENABLE BIT(10)
65#define PCIECFG_PLL_ENABLE BIT(9)
66#define PCIECFG_PCLK_ENABLE BIT(8)
67#define PCIECFG_RISRCREN BIT(4)
68#define PCIECFG_MODE_TX_DRV_EN BIT(3)
69#define PCIECFG_CISRREN BIT(2)
70#define PCIECFG_MACRO_ENABLE BIT(0)
71/* ARTPEC-7 specific fields */
72#define PCIECFG_REFCLKSEL BIT(23)
73#define PCIECFG_NOC_RESET BIT(3)
74
75#define PCIESTAT 0x1c
76/* ARTPEC-7 specific fields */
77#define PCIESTAT_EXTREFCLK BIT(3)
78
79#define NOCCFG 0x40
80#define NOCCFG_ENABLE_CLK_PCIE BIT(4)
81#define NOCCFG_POWER_PCIE_IDLEACK BIT(3)
82#define NOCCFG_POWER_PCIE_IDLE BIT(2)
83#define NOCCFG_POWER_PCIE_IDLEREQ BIT(1)
84
85#define PHY_STATUS 0x118
86#define PHY_COSPLLLOCK BIT(0)
87
88#define PHY_TX_ASIC_OUT 0x4040
89#define PHY_TX_ASIC_OUT_TX_ACK BIT(0)
90
91#define PHY_RX_ASIC_OUT 0x405c
92#define PHY_RX_ASIC_OUT_ACK BIT(0)
93
94static u32 artpec6_pcie_readl(struct artpec6_pcie *artpec6_pcie, u32 offset)
95{
96 u32 val;
97
98 regmap_read(artpec6_pcie->regmap, offset, &val);
99 return val;
100}
101
102static void artpec6_pcie_writel(struct artpec6_pcie *artpec6_pcie, u32 offset, u32 val)
103{
104 regmap_write(artpec6_pcie->regmap, offset, val);
105}
106
107static u64 artpec6_pcie_cpu_addr_fixup(struct dw_pcie *pci, u64 pci_addr)
108{
109 struct artpec6_pcie *artpec6_pcie = to_artpec6_pcie(pci);
110 struct pcie_port *pp = &pci->pp;
111 struct dw_pcie_ep *ep = &pci->ep;
112
113 switch (artpec6_pcie->mode) {
114 case DW_PCIE_RC_TYPE:
115 return pci_addr - pp->cfg0_base;
116 case DW_PCIE_EP_TYPE:
117 return pci_addr - ep->phys_base;
118 default:
119 dev_err(pci->dev, "UNKNOWN device type\n");
120 }
121 return pci_addr;
122}
123
124static int artpec6_pcie_establish_link(struct dw_pcie *pci)
125{
126 struct artpec6_pcie *artpec6_pcie = to_artpec6_pcie(pci);
127 u32 val;
128
129 val = artpec6_pcie_readl(artpec6_pcie, PCIECFG);
130 val |= PCIECFG_LTSSM_ENABLE;
131 artpec6_pcie_writel(artpec6_pcie, PCIECFG, val);
132
133 return 0;
134}
135
136static void artpec6_pcie_stop_link(struct dw_pcie *pci)
137{
138 struct artpec6_pcie *artpec6_pcie = to_artpec6_pcie(pci);
139 u32 val;
140
141 val = artpec6_pcie_readl(artpec6_pcie, PCIECFG);
142 val &= ~PCIECFG_LTSSM_ENABLE;
143 artpec6_pcie_writel(artpec6_pcie, PCIECFG, val);
144}
145
146static const struct dw_pcie_ops dw_pcie_ops = {
147 .cpu_addr_fixup = artpec6_pcie_cpu_addr_fixup,
148 .start_link = artpec6_pcie_establish_link,
149 .stop_link = artpec6_pcie_stop_link,
150};
151
152static void artpec6_pcie_wait_for_phy_a6(struct artpec6_pcie *artpec6_pcie)
153{
154 struct dw_pcie *pci = artpec6_pcie->pci;
155 struct device *dev = pci->dev;
156 u32 val;
157 unsigned int retries;
158
159 retries = 50;
160 do {
161 usleep_range(1000, 2000);
162 val = artpec6_pcie_readl(artpec6_pcie, NOCCFG);
163 retries--;
164 } while (retries &&
165 (val & (NOCCFG_POWER_PCIE_IDLEACK | NOCCFG_POWER_PCIE_IDLE)));
166 if (!retries)
167 dev_err(dev, "PCIe clock manager did not leave idle state\n");
168
169 retries = 50;
170 do {
171 usleep_range(1000, 2000);
172 val = readl(artpec6_pcie->phy_base + PHY_STATUS);
173 retries--;
174 } while (retries && !(val & PHY_COSPLLLOCK));
175 if (!retries)
176 dev_err(dev, "PHY PLL did not lock\n");
177}
178
179static void artpec6_pcie_wait_for_phy_a7(struct artpec6_pcie *artpec6_pcie)
180{
181 struct dw_pcie *pci = artpec6_pcie->pci;
182 struct device *dev = pci->dev;
183 u32 val;
184 u16 phy_status_tx, phy_status_rx;
185 unsigned int retries;
186
187 retries = 50;
188 do {
189 usleep_range(1000, 2000);
190 val = artpec6_pcie_readl(artpec6_pcie, NOCCFG);
191 retries--;
192 } while (retries &&
193 (val & (NOCCFG_POWER_PCIE_IDLEACK | NOCCFG_POWER_PCIE_IDLE)));
194 if (!retries)
195 dev_err(dev, "PCIe clock manager did not leave idle state\n");
196
197 retries = 50;
198 do {
199 usleep_range(1000, 2000);
200 phy_status_tx = readw(artpec6_pcie->phy_base + PHY_TX_ASIC_OUT);
201 phy_status_rx = readw(artpec6_pcie->phy_base + PHY_RX_ASIC_OUT);
202 retries--;
203 } while (retries && ((phy_status_tx & PHY_TX_ASIC_OUT_TX_ACK) ||
204 (phy_status_rx & PHY_RX_ASIC_OUT_ACK)));
205 if (!retries)
206 dev_err(dev, "PHY did not enter Pn state\n");
207}
208
209static void artpec6_pcie_wait_for_phy(struct artpec6_pcie *artpec6_pcie)
210{
211 switch (artpec6_pcie->variant) {
212 case ARTPEC6:
213 artpec6_pcie_wait_for_phy_a6(artpec6_pcie);
214 break;
215 case ARTPEC7:
216 artpec6_pcie_wait_for_phy_a7(artpec6_pcie);
217 break;
218 }
219}
220
221static void artpec6_pcie_init_phy_a6(struct artpec6_pcie *artpec6_pcie)
222{
223 u32 val;
224
225 val = artpec6_pcie_readl(artpec6_pcie, PCIECFG);
226 val |= PCIECFG_RISRCREN | /* Receiver term. 50 Ohm */
227 PCIECFG_MODE_TX_DRV_EN |
228 PCIECFG_CISRREN | /* Reference clock term. 100 Ohm */
229 PCIECFG_MACRO_ENABLE;
230 val |= PCIECFG_REFCLK_ENABLE;
231 val &= ~PCIECFG_DBG_OEN;
232 val &= ~PCIECFG_CLKREQ_B;
233 artpec6_pcie_writel(artpec6_pcie, PCIECFG, val);
234 usleep_range(5000, 6000);
235
236 val = artpec6_pcie_readl(artpec6_pcie, NOCCFG);
237 val |= NOCCFG_ENABLE_CLK_PCIE;
238 artpec6_pcie_writel(artpec6_pcie, NOCCFG, val);
239 usleep_range(20, 30);
240
241 val = artpec6_pcie_readl(artpec6_pcie, PCIECFG);
242 val |= PCIECFG_PCLK_ENABLE | PCIECFG_PLL_ENABLE;
243 artpec6_pcie_writel(artpec6_pcie, PCIECFG, val);
244 usleep_range(6000, 7000);
245
246 val = artpec6_pcie_readl(artpec6_pcie, NOCCFG);
247 val &= ~NOCCFG_POWER_PCIE_IDLEREQ;
248 artpec6_pcie_writel(artpec6_pcie, NOCCFG, val);
249}
250
251static void artpec6_pcie_init_phy_a7(struct artpec6_pcie *artpec6_pcie)
252{
253 struct dw_pcie *pci = artpec6_pcie->pci;
254 u32 val;
255 bool extrefclk;
256
257 /* Check if external reference clock is connected */
258 val = artpec6_pcie_readl(artpec6_pcie, PCIESTAT);
259 extrefclk = !!(val & PCIESTAT_EXTREFCLK);
260 dev_dbg(pci->dev, "Using reference clock: %s\n",
261 extrefclk ? "external" : "internal");
262
263 val = artpec6_pcie_readl(artpec6_pcie, PCIECFG);
264 val |= PCIECFG_RISRCREN | /* Receiver term. 50 Ohm */
265 PCIECFG_PCLK_ENABLE;
266 if (extrefclk)
267 val |= PCIECFG_REFCLKSEL;
268 else
269 val &= ~PCIECFG_REFCLKSEL;
270 artpec6_pcie_writel(artpec6_pcie, PCIECFG, val);
271 usleep_range(10, 20);
272
273 val = artpec6_pcie_readl(artpec6_pcie, NOCCFG);
274 val |= NOCCFG_ENABLE_CLK_PCIE;
275 artpec6_pcie_writel(artpec6_pcie, NOCCFG, val);
276 usleep_range(20, 30);
277
278 val = artpec6_pcie_readl(artpec6_pcie, NOCCFG);
279 val &= ~NOCCFG_POWER_PCIE_IDLEREQ;
280 artpec6_pcie_writel(artpec6_pcie, NOCCFG, val);
281}
282
283static void artpec6_pcie_init_phy(struct artpec6_pcie *artpec6_pcie)
284{
285 switch (artpec6_pcie->variant) {
286 case ARTPEC6:
287 artpec6_pcie_init_phy_a6(artpec6_pcie);
288 break;
289 case ARTPEC7:
290 artpec6_pcie_init_phy_a7(artpec6_pcie);
291 break;
292 }
293}
294
295static void artpec6_pcie_set_nfts(struct artpec6_pcie *artpec6_pcie)
296{
297 struct dw_pcie *pci = artpec6_pcie->pci;
298 u32 val;
299
300 if (artpec6_pcie->variant != ARTPEC7)
301 return;
302
303 /*
304 * Increase the N_FTS (Number of Fast Training Sequences)
305 * to be transmitted when transitioning from L0s to L0.
306 */
307 val = dw_pcie_readl_dbi(pci, ACK_F_ASPM_CTRL_OFF);
308 val &= ~ACK_N_FTS_MASK;
309 val |= ACK_N_FTS(180);
310 dw_pcie_writel_dbi(pci, ACK_F_ASPM_CTRL_OFF, val);
311
312 /*
313 * Set the Number of Fast Training Sequences that the core
314 * advertises as its N_FTS during Gen2 or Gen3 link training.
315 */
316 val = dw_pcie_readl_dbi(pci, PCIE_LINK_WIDTH_SPEED_CONTROL);
317 val &= ~FAST_TRAINING_SEQ_MASK;
318 val |= FAST_TRAINING_SEQ(180);
319 dw_pcie_writel_dbi(pci, PCIE_LINK_WIDTH_SPEED_CONTROL, val);
320}
321
322static void artpec6_pcie_assert_core_reset(struct artpec6_pcie *artpec6_pcie)
323{
324 u32 val;
325
326 val = artpec6_pcie_readl(artpec6_pcie, PCIECFG);
327 switch (artpec6_pcie->variant) {
328 case ARTPEC6:
329 val |= PCIECFG_CORE_RESET_REQ;
330 break;
331 case ARTPEC7:
332 val &= ~PCIECFG_NOC_RESET;
333 break;
334 }
335 artpec6_pcie_writel(artpec6_pcie, PCIECFG, val);
336}
337
338static void artpec6_pcie_deassert_core_reset(struct artpec6_pcie *artpec6_pcie)
339{
340 u32 val;
341
342 val = artpec6_pcie_readl(artpec6_pcie, PCIECFG);
343 switch (artpec6_pcie->variant) {
344 case ARTPEC6:
345 val &= ~PCIECFG_CORE_RESET_REQ;
346 break;
347 case ARTPEC7:
348 val |= PCIECFG_NOC_RESET;
349 break;
350 }
351 artpec6_pcie_writel(artpec6_pcie, PCIECFG, val);
352 usleep_range(100, 200);
353}
354
355static void artpec6_pcie_enable_interrupts(struct artpec6_pcie *artpec6_pcie)
356{
357 struct dw_pcie *pci = artpec6_pcie->pci;
358 struct pcie_port *pp = &pci->pp;
359
360 if (IS_ENABLED(CONFIG_PCI_MSI))
361 dw_pcie_msi_init(pp);
362}
363
364static int artpec6_pcie_host_init(struct pcie_port *pp)
365{
366 struct dw_pcie *pci = to_dw_pcie_from_pp(pp);
367 struct artpec6_pcie *artpec6_pcie = to_artpec6_pcie(pci);
368
369 artpec6_pcie_assert_core_reset(artpec6_pcie);
370 artpec6_pcie_init_phy(artpec6_pcie);
371 artpec6_pcie_deassert_core_reset(artpec6_pcie);
372 artpec6_pcie_wait_for_phy(artpec6_pcie);
373 artpec6_pcie_set_nfts(artpec6_pcie);
374 dw_pcie_setup_rc(pp);
375 artpec6_pcie_establish_link(pci);
376 dw_pcie_wait_for_link(pci);
377 artpec6_pcie_enable_interrupts(artpec6_pcie);
378
379 return 0;
380}
381
382static const struct dw_pcie_host_ops artpec6_pcie_host_ops = {
383 .host_init = artpec6_pcie_host_init,
384};
385
386static int artpec6_add_pcie_port(struct artpec6_pcie *artpec6_pcie,
387 struct platform_device *pdev)
388{
389 struct dw_pcie *pci = artpec6_pcie->pci;
390 struct pcie_port *pp = &pci->pp;
391 struct device *dev = pci->dev;
392 int ret;
393
394 if (IS_ENABLED(CONFIG_PCI_MSI)) {
395 pp->msi_irq = platform_get_irq_byname(pdev, "msi");
396 if (pp->msi_irq < 0) {
397 dev_err(dev, "failed to get MSI irq\n");
398 return pp->msi_irq;
399 }
400 }
401
402 pp->ops = &artpec6_pcie_host_ops;
403
404 ret = dw_pcie_host_init(pp);
405 if (ret) {
406 dev_err(dev, "failed to initialize host\n");
407 return ret;
408 }
409
410 return 0;
411}
412
413static void artpec6_pcie_ep_init(struct dw_pcie_ep *ep)
414{
415 struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
416 struct artpec6_pcie *artpec6_pcie = to_artpec6_pcie(pci);
417 enum pci_barno bar;
418
419 artpec6_pcie_assert_core_reset(artpec6_pcie);
420 artpec6_pcie_init_phy(artpec6_pcie);
421 artpec6_pcie_deassert_core_reset(artpec6_pcie);
422 artpec6_pcie_wait_for_phy(artpec6_pcie);
423 artpec6_pcie_set_nfts(artpec6_pcie);
424
425 for (bar = BAR_0; bar <= BAR_5; bar++)
426 dw_pcie_ep_reset_bar(pci, bar);
427}
428
429static int artpec6_pcie_raise_irq(struct dw_pcie_ep *ep, u8 func_no,
430 enum pci_epc_irq_type type, u16 interrupt_num)
431{
432 struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
433
434 switch (type) {
435 case PCI_EPC_IRQ_LEGACY:
436 dev_err(pci->dev, "EP cannot trigger legacy IRQs\n");
437 return -EINVAL;
438 case PCI_EPC_IRQ_MSI:
439 return dw_pcie_ep_raise_msi_irq(ep, func_no, interrupt_num);
440 default:
441 dev_err(pci->dev, "UNKNOWN IRQ type\n");
442 }
443
444 return 0;
445}
446
447static const struct dw_pcie_ep_ops pcie_ep_ops = {
448 .ep_init = artpec6_pcie_ep_init,
449 .raise_irq = artpec6_pcie_raise_irq,
450};
451
452static int artpec6_add_pcie_ep(struct artpec6_pcie *artpec6_pcie,
453 struct platform_device *pdev)
454{
455 int ret;
456 struct dw_pcie_ep *ep;
457 struct resource *res;
458 struct device *dev = &pdev->dev;
459 struct dw_pcie *pci = artpec6_pcie->pci;
460
461 ep = &pci->ep;
462 ep->ops = &pcie_ep_ops;
463
464 res = platform_get_resource_byname(pdev, IORESOURCE_MEM, "dbi2");
465 pci->dbi_base2 = devm_ioremap_resource(dev, res);
466 if (IS_ERR(pci->dbi_base2))
467 return PTR_ERR(pci->dbi_base2);
468
469 res = platform_get_resource_byname(pdev, IORESOURCE_MEM, "addr_space");
470 if (!res)
471 return -EINVAL;
472
473 ep->phys_base = res->start;
474 ep->addr_size = resource_size(res);
475
476 ret = dw_pcie_ep_init(ep);
477 if (ret) {
478 dev_err(dev, "failed to initialize endpoint\n");
479 return ret;
480 }
481
482 return 0;
483}
484
485static int artpec6_pcie_probe(struct platform_device *pdev)
486{
487 struct device *dev = &pdev->dev;
488 struct dw_pcie *pci;
489 struct artpec6_pcie *artpec6_pcie;
490 struct resource *dbi_base;
491 struct resource *phy_base;
492 int ret;
493 const struct of_device_id *match;
494 const struct artpec_pcie_of_data *data;
495 enum artpec_pcie_variants variant;
496 enum dw_pcie_device_mode mode;
497
498 match = of_match_device(artpec6_pcie_of_match, dev);
499 if (!match)
500 return -EINVAL;
501
502 data = (struct artpec_pcie_of_data *)match->data;
503 variant = (enum artpec_pcie_variants)data->variant;
504 mode = (enum dw_pcie_device_mode)data->mode;
505
506 artpec6_pcie = devm_kzalloc(dev, sizeof(*artpec6_pcie), GFP_KERNEL);
507 if (!artpec6_pcie)
508 return -ENOMEM;
509
510 pci = devm_kzalloc(dev, sizeof(*pci), GFP_KERNEL);
511 if (!pci)
512 return -ENOMEM;
513
514 pci->dev = dev;
515 pci->ops = &dw_pcie_ops;
516
517 artpec6_pcie->pci = pci;
518 artpec6_pcie->variant = variant;
519 artpec6_pcie->mode = mode;
520
521 dbi_base = platform_get_resource_byname(pdev, IORESOURCE_MEM, "dbi");
522 pci->dbi_base = devm_ioremap_resource(dev, dbi_base);
523 if (IS_ERR(pci->dbi_base))
524 return PTR_ERR(pci->dbi_base);
525
526 phy_base = platform_get_resource_byname(pdev, IORESOURCE_MEM, "phy");
527 artpec6_pcie->phy_base = devm_ioremap_resource(dev, phy_base);
528 if (IS_ERR(artpec6_pcie->phy_base))
529 return PTR_ERR(artpec6_pcie->phy_base);
530
531 artpec6_pcie->regmap =
532 syscon_regmap_lookup_by_phandle(dev->of_node,
533 "axis,syscon-pcie");
534 if (IS_ERR(artpec6_pcie->regmap))
535 return PTR_ERR(artpec6_pcie->regmap);
536
537 platform_set_drvdata(pdev, artpec6_pcie);
538
539 switch (artpec6_pcie->mode) {
540 case DW_PCIE_RC_TYPE:
541 if (!IS_ENABLED(CONFIG_PCIE_ARTPEC6_HOST))
542 return -ENODEV;
543
544 ret = artpec6_add_pcie_port(artpec6_pcie, pdev);
545 if (ret < 0)
546 return ret;
547 break;
548 case DW_PCIE_EP_TYPE: {
549 u32 val;
550
551 if (!IS_ENABLED(CONFIG_PCIE_ARTPEC6_EP))
552 return -ENODEV;
553
554 val = artpec6_pcie_readl(artpec6_pcie, PCIECFG);
555 val &= ~PCIECFG_DEVICE_TYPE_MASK;
556 artpec6_pcie_writel(artpec6_pcie, PCIECFG, val);
557 ret = artpec6_add_pcie_ep(artpec6_pcie, pdev);
558 if (ret < 0)
559 return ret;
560 break;
561 }
562 default:
563 dev_err(dev, "INVALID device type %d\n", artpec6_pcie->mode);
564 }
565
566 return 0;
567}
568
569static const struct artpec_pcie_of_data artpec6_pcie_rc_of_data = {
570 .variant = ARTPEC6,
571 .mode = DW_PCIE_RC_TYPE,
572};
573
574static const struct artpec_pcie_of_data artpec6_pcie_ep_of_data = {
575 .variant = ARTPEC6,
576 .mode = DW_PCIE_EP_TYPE,
577};
578
579static const struct artpec_pcie_of_data artpec7_pcie_rc_of_data = {
580 .variant = ARTPEC7,
581 .mode = DW_PCIE_RC_TYPE,
582};
583
584static const struct artpec_pcie_of_data artpec7_pcie_ep_of_data = {
585 .variant = ARTPEC7,
586 .mode = DW_PCIE_EP_TYPE,
587};
588
589static const struct of_device_id artpec6_pcie_of_match[] = {
590 {
591 .compatible = "axis,artpec6-pcie",
592 .data = &artpec6_pcie_rc_of_data,
593 },
594 {
595 .compatible = "axis,artpec6-pcie-ep",
596 .data = &artpec6_pcie_ep_of_data,
597 },
598 {
599 .compatible = "axis,artpec7-pcie",
600 .data = &artpec7_pcie_rc_of_data,
601 },
602 {
603 .compatible = "axis,artpec7-pcie-ep",
604 .data = &artpec7_pcie_ep_of_data,
605 },
606 {},
607};
608
609static struct platform_driver artpec6_pcie_driver = {
610 .probe = artpec6_pcie_probe,
611 .driver = {
612 .name = "artpec6-pcie",
613 .of_match_table = artpec6_pcie_of_match,
614 .suppress_bind_attrs = true,
615 },
616};
617builtin_platform_driver(artpec6_pcie_driver);