Linux Audio

Check our new training course

Loading...
Note: File does not exist in v3.1.
   1// SPDX-License-Identifier: MIT
   2/*
   3 * Copyright © 2020 Intel Corporation
   4 */
   5
   6#include "display/intel_audio_regs.h"
   7#include "display/intel_backlight_regs.h"
   8#include "display/intel_dmc_regs.h"
   9#include "display/intel_dpio_phy.h"
  10#include "display/vlv_dsi_pll_regs.h"
  11#include "gt/intel_gt_regs.h"
  12#include "gvt/gvt.h"
  13
  14#include "i915_drv.h"
  15#include "i915_pvinfo.h"
  16#include "i915_reg.h"
  17#include "intel_gvt.h"
  18#include "intel_mchbar_regs.h"
  19
  20#define MMIO_F(reg, s) do { \
  21	int ret; \
  22	ret = iter->handle_mmio_cb(iter, i915_mmio_reg_offset(reg), s); \
  23	if (ret) \
  24		return ret; \
  25} while (0)
  26
  27#define MMIO_D(reg) MMIO_F(reg, 4)
  28
  29#define MMIO_RING_F(prefix, s) do { \
  30	MMIO_F(prefix(RENDER_RING_BASE), s); \
  31	MMIO_F(prefix(BLT_RING_BASE), s); \
  32	MMIO_F(prefix(GEN6_BSD_RING_BASE), s); \
  33	MMIO_F(prefix(VEBOX_RING_BASE), s); \
  34	if (HAS_ENGINE(to_gt(iter->i915), VCS1)) \
  35		MMIO_F(prefix(GEN8_BSD2_RING_BASE), s); \
  36} while (0)
  37
  38#define MMIO_RING_D(prefix) \
  39	MMIO_RING_F(prefix, 4)
  40
  41static int iterate_generic_mmio(struct intel_gvt_mmio_table_iter *iter)
  42{
  43	struct drm_i915_private *dev_priv = iter->i915;
  44
  45	MMIO_RING_D(RING_IMR);
  46	MMIO_D(SDEIMR);
  47	MMIO_D(SDEIER);
  48	MMIO_D(SDEIIR);
  49	MMIO_D(SDEISR);
  50	MMIO_RING_D(RING_HWSTAM);
  51	MMIO_D(BSD_HWS_PGA_GEN7);
  52	MMIO_D(BLT_HWS_PGA_GEN7);
  53	MMIO_D(VEBOX_HWS_PGA_GEN7);
  54
  55#define RING_REG(base) _MMIO((base) + 0x28)
  56	MMIO_RING_D(RING_REG);
  57#undef RING_REG
  58
  59#define RING_REG(base) _MMIO((base) + 0x134)
  60	MMIO_RING_D(RING_REG);
  61#undef RING_REG
  62
  63#define RING_REG(base) _MMIO((base) + 0x6c)
  64	MMIO_RING_D(RING_REG);
  65#undef RING_REG
  66	MMIO_D(_MMIO(0x2148));
  67	MMIO_D(CCID(RENDER_RING_BASE));
  68	MMIO_D(_MMIO(0x12198));
  69	MMIO_D(GEN7_CXT_SIZE);
  70	MMIO_RING_D(RING_TAIL);
  71	MMIO_RING_D(RING_HEAD);
  72	MMIO_RING_D(RING_CTL);
  73	MMIO_RING_D(RING_ACTHD);
  74	MMIO_RING_D(RING_START);
  75
  76	/* RING MODE */
  77#define RING_REG(base) _MMIO((base) + 0x29c)
  78	MMIO_RING_D(RING_REG);
  79#undef RING_REG
  80
  81	MMIO_RING_D(RING_MI_MODE);
  82	MMIO_RING_D(RING_INSTPM);
  83	MMIO_RING_D(RING_TIMESTAMP);
  84	MMIO_RING_D(RING_TIMESTAMP_UDW);
  85	MMIO_D(GEN7_GT_MODE);
  86	MMIO_D(CACHE_MODE_0_GEN7);
  87	MMIO_D(CACHE_MODE_1);
  88	MMIO_D(CACHE_MODE_0);
  89	MMIO_D(_MMIO(0x2124));
  90	MMIO_D(_MMIO(0x20dc));
  91	MMIO_D(_3D_CHICKEN3);
  92	MMIO_D(_MMIO(0x2088));
  93	MMIO_D(FF_SLICE_CS_CHICKEN2);
  94	MMIO_D(_MMIO(0x2470));
  95	MMIO_D(GAM_ECOCHK);
  96	MMIO_D(GEN7_COMMON_SLICE_CHICKEN1);
  97	MMIO_D(COMMON_SLICE_CHICKEN2);
  98	MMIO_D(_MMIO(0x9030));
  99	MMIO_D(_MMIO(0x20a0));
 100	MMIO_D(_MMIO(0x2420));
 101	MMIO_D(_MMIO(0x2430));
 102	MMIO_D(_MMIO(0x2434));
 103	MMIO_D(_MMIO(0x2438));
 104	MMIO_D(_MMIO(0x243c));
 105	MMIO_D(_MMIO(0x7018));
 106	MMIO_D(HSW_HALF_SLICE_CHICKEN3);
 107	MMIO_D(GEN7_HALF_SLICE_CHICKEN1);
 108	/* display */
 109	MMIO_F(_MMIO(0x60220), 0x20);
 110	MMIO_D(_MMIO(0x602a0));
 111	MMIO_D(_MMIO(0x65050));
 112	MMIO_D(_MMIO(0x650b4));
 113	MMIO_D(_MMIO(0xc4040));
 114	MMIO_D(DERRMR);
 115	MMIO_D(PIPEDSL(PIPE_A));
 116	MMIO_D(PIPEDSL(PIPE_B));
 117	MMIO_D(PIPEDSL(PIPE_C));
 118	MMIO_D(PIPEDSL(_PIPE_EDP));
 119	MMIO_D(PIPECONF(PIPE_A));
 120	MMIO_D(PIPECONF(PIPE_B));
 121	MMIO_D(PIPECONF(PIPE_C));
 122	MMIO_D(PIPECONF(_PIPE_EDP));
 123	MMIO_D(PIPESTAT(PIPE_A));
 124	MMIO_D(PIPESTAT(PIPE_B));
 125	MMIO_D(PIPESTAT(PIPE_C));
 126	MMIO_D(PIPESTAT(_PIPE_EDP));
 127	MMIO_D(PIPE_FLIPCOUNT_G4X(PIPE_A));
 128	MMIO_D(PIPE_FLIPCOUNT_G4X(PIPE_B));
 129	MMIO_D(PIPE_FLIPCOUNT_G4X(PIPE_C));
 130	MMIO_D(PIPE_FLIPCOUNT_G4X(_PIPE_EDP));
 131	MMIO_D(PIPE_FRMCOUNT_G4X(PIPE_A));
 132	MMIO_D(PIPE_FRMCOUNT_G4X(PIPE_B));
 133	MMIO_D(PIPE_FRMCOUNT_G4X(PIPE_C));
 134	MMIO_D(PIPE_FRMCOUNT_G4X(_PIPE_EDP));
 135	MMIO_D(CURCNTR(PIPE_A));
 136	MMIO_D(CURCNTR(PIPE_B));
 137	MMIO_D(CURCNTR(PIPE_C));
 138	MMIO_D(CURPOS(PIPE_A));
 139	MMIO_D(CURPOS(PIPE_B));
 140	MMIO_D(CURPOS(PIPE_C));
 141	MMIO_D(CURBASE(PIPE_A));
 142	MMIO_D(CURBASE(PIPE_B));
 143	MMIO_D(CURBASE(PIPE_C));
 144	MMIO_D(CUR_FBC_CTL(PIPE_A));
 145	MMIO_D(CUR_FBC_CTL(PIPE_B));
 146	MMIO_D(CUR_FBC_CTL(PIPE_C));
 147	MMIO_D(_MMIO(0x700ac));
 148	MMIO_D(_MMIO(0x710ac));
 149	MMIO_D(_MMIO(0x720ac));
 150	MMIO_D(_MMIO(0x70090));
 151	MMIO_D(_MMIO(0x70094));
 152	MMIO_D(_MMIO(0x70098));
 153	MMIO_D(_MMIO(0x7009c));
 154	MMIO_D(DSPCNTR(PIPE_A));
 155	MMIO_D(DSPADDR(PIPE_A));
 156	MMIO_D(DSPSTRIDE(PIPE_A));
 157	MMIO_D(DSPPOS(PIPE_A));
 158	MMIO_D(DSPSIZE(PIPE_A));
 159	MMIO_D(DSPSURF(PIPE_A));
 160	MMIO_D(DSPOFFSET(PIPE_A));
 161	MMIO_D(DSPSURFLIVE(PIPE_A));
 162	MMIO_D(REG_50080(PIPE_A, PLANE_PRIMARY));
 163	MMIO_D(DSPCNTR(PIPE_B));
 164	MMIO_D(DSPADDR(PIPE_B));
 165	MMIO_D(DSPSTRIDE(PIPE_B));
 166	MMIO_D(DSPPOS(PIPE_B));
 167	MMIO_D(DSPSIZE(PIPE_B));
 168	MMIO_D(DSPSURF(PIPE_B));
 169	MMIO_D(DSPOFFSET(PIPE_B));
 170	MMIO_D(DSPSURFLIVE(PIPE_B));
 171	MMIO_D(REG_50080(PIPE_B, PLANE_PRIMARY));
 172	MMIO_D(DSPCNTR(PIPE_C));
 173	MMIO_D(DSPADDR(PIPE_C));
 174	MMIO_D(DSPSTRIDE(PIPE_C));
 175	MMIO_D(DSPPOS(PIPE_C));
 176	MMIO_D(DSPSIZE(PIPE_C));
 177	MMIO_D(DSPSURF(PIPE_C));
 178	MMIO_D(DSPOFFSET(PIPE_C));
 179	MMIO_D(DSPSURFLIVE(PIPE_C));
 180	MMIO_D(REG_50080(PIPE_C, PLANE_PRIMARY));
 181	MMIO_D(SPRCTL(PIPE_A));
 182	MMIO_D(SPRLINOFF(PIPE_A));
 183	MMIO_D(SPRSTRIDE(PIPE_A));
 184	MMIO_D(SPRPOS(PIPE_A));
 185	MMIO_D(SPRSIZE(PIPE_A));
 186	MMIO_D(SPRKEYVAL(PIPE_A));
 187	MMIO_D(SPRKEYMSK(PIPE_A));
 188	MMIO_D(SPRSURF(PIPE_A));
 189	MMIO_D(SPRKEYMAX(PIPE_A));
 190	MMIO_D(SPROFFSET(PIPE_A));
 191	MMIO_D(SPRSCALE(PIPE_A));
 192	MMIO_D(SPRSURFLIVE(PIPE_A));
 193	MMIO_D(REG_50080(PIPE_A, PLANE_SPRITE0));
 194	MMIO_D(SPRCTL(PIPE_B));
 195	MMIO_D(SPRLINOFF(PIPE_B));
 196	MMIO_D(SPRSTRIDE(PIPE_B));
 197	MMIO_D(SPRPOS(PIPE_B));
 198	MMIO_D(SPRSIZE(PIPE_B));
 199	MMIO_D(SPRKEYVAL(PIPE_B));
 200	MMIO_D(SPRKEYMSK(PIPE_B));
 201	MMIO_D(SPRSURF(PIPE_B));
 202	MMIO_D(SPRKEYMAX(PIPE_B));
 203	MMIO_D(SPROFFSET(PIPE_B));
 204	MMIO_D(SPRSCALE(PIPE_B));
 205	MMIO_D(SPRSURFLIVE(PIPE_B));
 206	MMIO_D(REG_50080(PIPE_B, PLANE_SPRITE0));
 207	MMIO_D(SPRCTL(PIPE_C));
 208	MMIO_D(SPRLINOFF(PIPE_C));
 209	MMIO_D(SPRSTRIDE(PIPE_C));
 210	MMIO_D(SPRPOS(PIPE_C));
 211	MMIO_D(SPRSIZE(PIPE_C));
 212	MMIO_D(SPRKEYVAL(PIPE_C));
 213	MMIO_D(SPRKEYMSK(PIPE_C));
 214	MMIO_D(SPRSURF(PIPE_C));
 215	MMIO_D(SPRKEYMAX(PIPE_C));
 216	MMIO_D(SPROFFSET(PIPE_C));
 217	MMIO_D(SPRSCALE(PIPE_C));
 218	MMIO_D(SPRSURFLIVE(PIPE_C));
 219	MMIO_D(REG_50080(PIPE_C, PLANE_SPRITE0));
 220	MMIO_D(HTOTAL(TRANSCODER_A));
 221	MMIO_D(HBLANK(TRANSCODER_A));
 222	MMIO_D(HSYNC(TRANSCODER_A));
 223	MMIO_D(VTOTAL(TRANSCODER_A));
 224	MMIO_D(VBLANK(TRANSCODER_A));
 225	MMIO_D(VSYNC(TRANSCODER_A));
 226	MMIO_D(BCLRPAT(TRANSCODER_A));
 227	MMIO_D(VSYNCSHIFT(TRANSCODER_A));
 228	MMIO_D(PIPESRC(TRANSCODER_A));
 229	MMIO_D(HTOTAL(TRANSCODER_B));
 230	MMIO_D(HBLANK(TRANSCODER_B));
 231	MMIO_D(HSYNC(TRANSCODER_B));
 232	MMIO_D(VTOTAL(TRANSCODER_B));
 233	MMIO_D(VBLANK(TRANSCODER_B));
 234	MMIO_D(VSYNC(TRANSCODER_B));
 235	MMIO_D(BCLRPAT(TRANSCODER_B));
 236	MMIO_D(VSYNCSHIFT(TRANSCODER_B));
 237	MMIO_D(PIPESRC(TRANSCODER_B));
 238	MMIO_D(HTOTAL(TRANSCODER_C));
 239	MMIO_D(HBLANK(TRANSCODER_C));
 240	MMIO_D(HSYNC(TRANSCODER_C));
 241	MMIO_D(VTOTAL(TRANSCODER_C));
 242	MMIO_D(VBLANK(TRANSCODER_C));
 243	MMIO_D(VSYNC(TRANSCODER_C));
 244	MMIO_D(BCLRPAT(TRANSCODER_C));
 245	MMIO_D(VSYNCSHIFT(TRANSCODER_C));
 246	MMIO_D(PIPESRC(TRANSCODER_C));
 247	MMIO_D(HTOTAL(TRANSCODER_EDP));
 248	MMIO_D(HBLANK(TRANSCODER_EDP));
 249	MMIO_D(HSYNC(TRANSCODER_EDP));
 250	MMIO_D(VTOTAL(TRANSCODER_EDP));
 251	MMIO_D(VBLANK(TRANSCODER_EDP));
 252	MMIO_D(VSYNC(TRANSCODER_EDP));
 253	MMIO_D(BCLRPAT(TRANSCODER_EDP));
 254	MMIO_D(VSYNCSHIFT(TRANSCODER_EDP));
 255	MMIO_D(PIPE_DATA_M1(TRANSCODER_A));
 256	MMIO_D(PIPE_DATA_N1(TRANSCODER_A));
 257	MMIO_D(PIPE_DATA_M2(TRANSCODER_A));
 258	MMIO_D(PIPE_DATA_N2(TRANSCODER_A));
 259	MMIO_D(PIPE_LINK_M1(TRANSCODER_A));
 260	MMIO_D(PIPE_LINK_N1(TRANSCODER_A));
 261	MMIO_D(PIPE_LINK_M2(TRANSCODER_A));
 262	MMIO_D(PIPE_LINK_N2(TRANSCODER_A));
 263	MMIO_D(PIPE_DATA_M1(TRANSCODER_B));
 264	MMIO_D(PIPE_DATA_N1(TRANSCODER_B));
 265	MMIO_D(PIPE_DATA_M2(TRANSCODER_B));
 266	MMIO_D(PIPE_DATA_N2(TRANSCODER_B));
 267	MMIO_D(PIPE_LINK_M1(TRANSCODER_B));
 268	MMIO_D(PIPE_LINK_N1(TRANSCODER_B));
 269	MMIO_D(PIPE_LINK_M2(TRANSCODER_B));
 270	MMIO_D(PIPE_LINK_N2(TRANSCODER_B));
 271	MMIO_D(PIPE_DATA_M1(TRANSCODER_C));
 272	MMIO_D(PIPE_DATA_N1(TRANSCODER_C));
 273	MMIO_D(PIPE_DATA_M2(TRANSCODER_C));
 274	MMIO_D(PIPE_DATA_N2(TRANSCODER_C));
 275	MMIO_D(PIPE_LINK_M1(TRANSCODER_C));
 276	MMIO_D(PIPE_LINK_N1(TRANSCODER_C));
 277	MMIO_D(PIPE_LINK_M2(TRANSCODER_C));
 278	MMIO_D(PIPE_LINK_N2(TRANSCODER_C));
 279	MMIO_D(PIPE_DATA_M1(TRANSCODER_EDP));
 280	MMIO_D(PIPE_DATA_N1(TRANSCODER_EDP));
 281	MMIO_D(PIPE_DATA_M2(TRANSCODER_EDP));
 282	MMIO_D(PIPE_DATA_N2(TRANSCODER_EDP));
 283	MMIO_D(PIPE_LINK_M1(TRANSCODER_EDP));
 284	MMIO_D(PIPE_LINK_N1(TRANSCODER_EDP));
 285	MMIO_D(PIPE_LINK_M2(TRANSCODER_EDP));
 286	MMIO_D(PIPE_LINK_N2(TRANSCODER_EDP));
 287	MMIO_D(PF_CTL(PIPE_A));
 288	MMIO_D(PF_WIN_SZ(PIPE_A));
 289	MMIO_D(PF_WIN_POS(PIPE_A));
 290	MMIO_D(PF_VSCALE(PIPE_A));
 291	MMIO_D(PF_HSCALE(PIPE_A));
 292	MMIO_D(PF_CTL(PIPE_B));
 293	MMIO_D(PF_WIN_SZ(PIPE_B));
 294	MMIO_D(PF_WIN_POS(PIPE_B));
 295	MMIO_D(PF_VSCALE(PIPE_B));
 296	MMIO_D(PF_HSCALE(PIPE_B));
 297	MMIO_D(PF_CTL(PIPE_C));
 298	MMIO_D(PF_WIN_SZ(PIPE_C));
 299	MMIO_D(PF_WIN_POS(PIPE_C));
 300	MMIO_D(PF_VSCALE(PIPE_C));
 301	MMIO_D(PF_HSCALE(PIPE_C));
 302	MMIO_D(WM0_PIPE_ILK(PIPE_A));
 303	MMIO_D(WM0_PIPE_ILK(PIPE_B));
 304	MMIO_D(WM0_PIPE_ILK(PIPE_C));
 305	MMIO_D(WM1_LP_ILK);
 306	MMIO_D(WM2_LP_ILK);
 307	MMIO_D(WM3_LP_ILK);
 308	MMIO_D(WM1S_LP_ILK);
 309	MMIO_D(WM2S_LP_IVB);
 310	MMIO_D(WM3S_LP_IVB);
 311	MMIO_D(BLC_PWM_CPU_CTL2);
 312	MMIO_D(BLC_PWM_CPU_CTL);
 313	MMIO_D(BLC_PWM_PCH_CTL1);
 314	MMIO_D(BLC_PWM_PCH_CTL2);
 315	MMIO_D(_MMIO(0x48268));
 316	MMIO_F(PCH_GMBUS0, 4 * 4);
 317	MMIO_F(PCH_GPIO_BASE, 6 * 4);
 318	MMIO_F(_MMIO(0xe4f00), 0x28);
 319	MMIO_D(_MMIO(_PCH_TRANSACONF));
 320	MMIO_D(_MMIO(_PCH_TRANSBCONF));
 321	MMIO_D(FDI_RX_IIR(PIPE_A));
 322	MMIO_D(FDI_RX_IIR(PIPE_B));
 323	MMIO_D(FDI_RX_IIR(PIPE_C));
 324	MMIO_D(FDI_RX_IMR(PIPE_A));
 325	MMIO_D(FDI_RX_IMR(PIPE_B));
 326	MMIO_D(FDI_RX_IMR(PIPE_C));
 327	MMIO_D(FDI_RX_CTL(PIPE_A));
 328	MMIO_D(FDI_RX_CTL(PIPE_B));
 329	MMIO_D(FDI_RX_CTL(PIPE_C));
 330	MMIO_D(_MMIO(_PCH_TRANS_HTOTAL_A));
 331	MMIO_D(_MMIO(_PCH_TRANS_HBLANK_A));
 332	MMIO_D(_MMIO(_PCH_TRANS_HSYNC_A));
 333	MMIO_D(_MMIO(_PCH_TRANS_VTOTAL_A));
 334	MMIO_D(_MMIO(_PCH_TRANS_VBLANK_A));
 335	MMIO_D(_MMIO(_PCH_TRANS_VSYNC_A));
 336	MMIO_D(_MMIO(_PCH_TRANS_VSYNCSHIFT_A));
 337	MMIO_D(_MMIO(_PCH_TRANS_HTOTAL_B));
 338	MMIO_D(_MMIO(_PCH_TRANS_HBLANK_B));
 339	MMIO_D(_MMIO(_PCH_TRANS_HSYNC_B));
 340	MMIO_D(_MMIO(_PCH_TRANS_VTOTAL_B));
 341	MMIO_D(_MMIO(_PCH_TRANS_VBLANK_B));
 342	MMIO_D(_MMIO(_PCH_TRANS_VSYNC_B));
 343	MMIO_D(_MMIO(_PCH_TRANS_VSYNCSHIFT_B));
 344	MMIO_D(_MMIO(_PCH_TRANSA_DATA_M1));
 345	MMIO_D(_MMIO(_PCH_TRANSA_DATA_N1));
 346	MMIO_D(_MMIO(_PCH_TRANSA_DATA_M2));
 347	MMIO_D(_MMIO(_PCH_TRANSA_DATA_N2));
 348	MMIO_D(_MMIO(_PCH_TRANSA_LINK_M1));
 349	MMIO_D(_MMIO(_PCH_TRANSA_LINK_N1));
 350	MMIO_D(_MMIO(_PCH_TRANSA_LINK_M2));
 351	MMIO_D(_MMIO(_PCH_TRANSA_LINK_N2));
 352	MMIO_D(TRANS_DP_CTL(PIPE_A));
 353	MMIO_D(TRANS_DP_CTL(PIPE_B));
 354	MMIO_D(TRANS_DP_CTL(PIPE_C));
 355	MMIO_D(TVIDEO_DIP_CTL(PIPE_A));
 356	MMIO_D(TVIDEO_DIP_DATA(PIPE_A));
 357	MMIO_D(TVIDEO_DIP_GCP(PIPE_A));
 358	MMIO_D(TVIDEO_DIP_CTL(PIPE_B));
 359	MMIO_D(TVIDEO_DIP_DATA(PIPE_B));
 360	MMIO_D(TVIDEO_DIP_GCP(PIPE_B));
 361	MMIO_D(TVIDEO_DIP_CTL(PIPE_C));
 362	MMIO_D(TVIDEO_DIP_DATA(PIPE_C));
 363	MMIO_D(TVIDEO_DIP_GCP(PIPE_C));
 364	MMIO_D(_MMIO(_FDI_RXA_MISC));
 365	MMIO_D(_MMIO(_FDI_RXB_MISC));
 366	MMIO_D(_MMIO(_FDI_RXA_TUSIZE1));
 367	MMIO_D(_MMIO(_FDI_RXA_TUSIZE2));
 368	MMIO_D(_MMIO(_FDI_RXB_TUSIZE1));
 369	MMIO_D(_MMIO(_FDI_RXB_TUSIZE2));
 370	MMIO_D(PCH_PP_CONTROL);
 371	MMIO_D(PCH_PP_DIVISOR);
 372	MMIO_D(PCH_PP_STATUS);
 373	MMIO_D(PCH_LVDS);
 374	MMIO_D(_MMIO(_PCH_DPLL_A));
 375	MMIO_D(_MMIO(_PCH_DPLL_B));
 376	MMIO_D(_MMIO(_PCH_FPA0));
 377	MMIO_D(_MMIO(_PCH_FPA1));
 378	MMIO_D(_MMIO(_PCH_FPB0));
 379	MMIO_D(_MMIO(_PCH_FPB1));
 380	MMIO_D(PCH_DREF_CONTROL);
 381	MMIO_D(PCH_RAWCLK_FREQ);
 382	MMIO_D(PCH_DPLL_SEL);
 383	MMIO_D(_MMIO(0x61208));
 384	MMIO_D(_MMIO(0x6120c));
 385	MMIO_D(PCH_PP_ON_DELAYS);
 386	MMIO_D(PCH_PP_OFF_DELAYS);
 387	MMIO_D(_MMIO(0xe651c));
 388	MMIO_D(_MMIO(0xe661c));
 389	MMIO_D(_MMIO(0xe671c));
 390	MMIO_D(_MMIO(0xe681c));
 391	MMIO_D(_MMIO(0xe6c04));
 392	MMIO_D(_MMIO(0xe6e1c));
 393	MMIO_D(PCH_PORT_HOTPLUG);
 394	MMIO_D(LCPLL_CTL);
 395	MMIO_D(FUSE_STRAP);
 396	MMIO_D(DIGITAL_PORT_HOTPLUG_CNTRL);
 397	MMIO_D(DISP_ARB_CTL);
 398	MMIO_D(DISP_ARB_CTL2);
 399	MMIO_D(ILK_DISPLAY_CHICKEN1);
 400	MMIO_D(ILK_DISPLAY_CHICKEN2);
 401	MMIO_D(ILK_DSPCLK_GATE_D);
 402	MMIO_D(SOUTH_CHICKEN1);
 403	MMIO_D(SOUTH_CHICKEN2);
 404	MMIO_D(_MMIO(_TRANSA_CHICKEN1));
 405	MMIO_D(_MMIO(_TRANSB_CHICKEN1));
 406	MMIO_D(SOUTH_DSPCLK_GATE_D);
 407	MMIO_D(_MMIO(_TRANSA_CHICKEN2));
 408	MMIO_D(_MMIO(_TRANSB_CHICKEN2));
 409	MMIO_D(ILK_DPFC_CB_BASE(INTEL_FBC_A));
 410	MMIO_D(ILK_DPFC_CONTROL(INTEL_FBC_A));
 411	MMIO_D(ILK_DPFC_RECOMP_CTL(INTEL_FBC_A));
 412	MMIO_D(ILK_DPFC_STATUS(INTEL_FBC_A));
 413	MMIO_D(ILK_DPFC_FENCE_YOFF(INTEL_FBC_A));
 414	MMIO_D(ILK_DPFC_CHICKEN(INTEL_FBC_A));
 415	MMIO_D(ILK_FBC_RT_BASE);
 416	MMIO_D(IPS_CTL);
 417	MMIO_D(PIPE_CSC_COEFF_RY_GY(PIPE_A));
 418	MMIO_D(PIPE_CSC_COEFF_BY(PIPE_A));
 419	MMIO_D(PIPE_CSC_COEFF_RU_GU(PIPE_A));
 420	MMIO_D(PIPE_CSC_COEFF_BU(PIPE_A));
 421	MMIO_D(PIPE_CSC_COEFF_RV_GV(PIPE_A));
 422	MMIO_D(PIPE_CSC_COEFF_BV(PIPE_A));
 423	MMIO_D(PIPE_CSC_MODE(PIPE_A));
 424	MMIO_D(PIPE_CSC_PREOFF_HI(PIPE_A));
 425	MMIO_D(PIPE_CSC_PREOFF_ME(PIPE_A));
 426	MMIO_D(PIPE_CSC_PREOFF_LO(PIPE_A));
 427	MMIO_D(PIPE_CSC_POSTOFF_HI(PIPE_A));
 428	MMIO_D(PIPE_CSC_POSTOFF_ME(PIPE_A));
 429	MMIO_D(PIPE_CSC_POSTOFF_LO(PIPE_A));
 430	MMIO_D(PIPE_CSC_COEFF_RY_GY(PIPE_B));
 431	MMIO_D(PIPE_CSC_COEFF_BY(PIPE_B));
 432	MMIO_D(PIPE_CSC_COEFF_RU_GU(PIPE_B));
 433	MMIO_D(PIPE_CSC_COEFF_BU(PIPE_B));
 434	MMIO_D(PIPE_CSC_COEFF_RV_GV(PIPE_B));
 435	MMIO_D(PIPE_CSC_COEFF_BV(PIPE_B));
 436	MMIO_D(PIPE_CSC_MODE(PIPE_B));
 437	MMIO_D(PIPE_CSC_PREOFF_HI(PIPE_B));
 438	MMIO_D(PIPE_CSC_PREOFF_ME(PIPE_B));
 439	MMIO_D(PIPE_CSC_PREOFF_LO(PIPE_B));
 440	MMIO_D(PIPE_CSC_POSTOFF_HI(PIPE_B));
 441	MMIO_D(PIPE_CSC_POSTOFF_ME(PIPE_B));
 442	MMIO_D(PIPE_CSC_POSTOFF_LO(PIPE_B));
 443	MMIO_D(PIPE_CSC_COEFF_RY_GY(PIPE_C));
 444	MMIO_D(PIPE_CSC_COEFF_BY(PIPE_C));
 445	MMIO_D(PIPE_CSC_COEFF_RU_GU(PIPE_C));
 446	MMIO_D(PIPE_CSC_COEFF_BU(PIPE_C));
 447	MMIO_D(PIPE_CSC_COEFF_RV_GV(PIPE_C));
 448	MMIO_D(PIPE_CSC_COEFF_BV(PIPE_C));
 449	MMIO_D(PIPE_CSC_MODE(PIPE_C));
 450	MMIO_D(PIPE_CSC_PREOFF_HI(PIPE_C));
 451	MMIO_D(PIPE_CSC_PREOFF_ME(PIPE_C));
 452	MMIO_D(PIPE_CSC_PREOFF_LO(PIPE_C));
 453	MMIO_D(PIPE_CSC_POSTOFF_HI(PIPE_C));
 454	MMIO_D(PIPE_CSC_POSTOFF_ME(PIPE_C));
 455	MMIO_D(PIPE_CSC_POSTOFF_LO(PIPE_C));
 456	MMIO_D(PREC_PAL_INDEX(PIPE_A));
 457	MMIO_D(PREC_PAL_DATA(PIPE_A));
 458	MMIO_F(PREC_PAL_GC_MAX(PIPE_A, 0), 4 * 3);
 459	MMIO_D(PREC_PAL_INDEX(PIPE_B));
 460	MMIO_D(PREC_PAL_DATA(PIPE_B));
 461	MMIO_F(PREC_PAL_GC_MAX(PIPE_B, 0), 4 * 3);
 462	MMIO_D(PREC_PAL_INDEX(PIPE_C));
 463	MMIO_D(PREC_PAL_DATA(PIPE_C));
 464	MMIO_F(PREC_PAL_GC_MAX(PIPE_C, 0), 4 * 3);
 465	MMIO_D(_MMIO(0x60110));
 466	MMIO_D(_MMIO(0x61110));
 467	MMIO_F(_MMIO(0x70400), 0x40);
 468	MMIO_F(_MMIO(0x71400), 0x40);
 469	MMIO_F(_MMIO(0x72400), 0x40);
 470	MMIO_D(WM_LINETIME(PIPE_A));
 471	MMIO_D(WM_LINETIME(PIPE_B));
 472	MMIO_D(WM_LINETIME(PIPE_C));
 473	MMIO_D(SPLL_CTL);
 474	MMIO_D(_MMIO(_WRPLL_CTL1));
 475	MMIO_D(_MMIO(_WRPLL_CTL2));
 476	MMIO_D(PORT_CLK_SEL(PORT_A));
 477	MMIO_D(PORT_CLK_SEL(PORT_B));
 478	MMIO_D(PORT_CLK_SEL(PORT_C));
 479	MMIO_D(PORT_CLK_SEL(PORT_D));
 480	MMIO_D(PORT_CLK_SEL(PORT_E));
 481	MMIO_D(TRANS_CLK_SEL(TRANSCODER_A));
 482	MMIO_D(TRANS_CLK_SEL(TRANSCODER_B));
 483	MMIO_D(TRANS_CLK_SEL(TRANSCODER_C));
 484	MMIO_D(HSW_NDE_RSTWRN_OPT);
 485	MMIO_D(_MMIO(0x46508));
 486	MMIO_D(_MMIO(0x49080));
 487	MMIO_D(_MMIO(0x49180));
 488	MMIO_D(_MMIO(0x49280));
 489	MMIO_F(_MMIO(0x49090), 0x14);
 490	MMIO_F(_MMIO(0x49190), 0x14);
 491	MMIO_F(_MMIO(0x49290), 0x14);
 492	MMIO_D(GAMMA_MODE(PIPE_A));
 493	MMIO_D(GAMMA_MODE(PIPE_B));
 494	MMIO_D(GAMMA_MODE(PIPE_C));
 495	MMIO_D(PIPE_MULT(PIPE_A));
 496	MMIO_D(PIPE_MULT(PIPE_B));
 497	MMIO_D(PIPE_MULT(PIPE_C));
 498	MMIO_D(HSW_TVIDEO_DIP_CTL(TRANSCODER_A));
 499	MMIO_D(HSW_TVIDEO_DIP_CTL(TRANSCODER_B));
 500	MMIO_D(HSW_TVIDEO_DIP_CTL(TRANSCODER_C));
 501	MMIO_D(SFUSE_STRAP);
 502	MMIO_D(SBI_ADDR);
 503	MMIO_D(SBI_DATA);
 504	MMIO_D(SBI_CTL_STAT);
 505	MMIO_D(PIXCLK_GATE);
 506	MMIO_F(_MMIO(_DPA_AUX_CH_CTL), 6 * 4);
 507	MMIO_D(DDI_BUF_CTL(PORT_A));
 508	MMIO_D(DDI_BUF_CTL(PORT_B));
 509	MMIO_D(DDI_BUF_CTL(PORT_C));
 510	MMIO_D(DDI_BUF_CTL(PORT_D));
 511	MMIO_D(DDI_BUF_CTL(PORT_E));
 512	MMIO_D(DP_TP_CTL(PORT_A));
 513	MMIO_D(DP_TP_CTL(PORT_B));
 514	MMIO_D(DP_TP_CTL(PORT_C));
 515	MMIO_D(DP_TP_CTL(PORT_D));
 516	MMIO_D(DP_TP_CTL(PORT_E));
 517	MMIO_D(DP_TP_STATUS(PORT_A));
 518	MMIO_D(DP_TP_STATUS(PORT_B));
 519	MMIO_D(DP_TP_STATUS(PORT_C));
 520	MMIO_D(DP_TP_STATUS(PORT_D));
 521	MMIO_D(DP_TP_STATUS(PORT_E));
 522	MMIO_F(_MMIO(_DDI_BUF_TRANS_A), 0x50);
 523	MMIO_F(_MMIO(0x64e60), 0x50);
 524	MMIO_F(_MMIO(0x64eC0), 0x50);
 525	MMIO_F(_MMIO(0x64f20), 0x50);
 526	MMIO_F(_MMIO(0x64f80), 0x50);
 527	MMIO_D(HSW_AUD_CFG(PIPE_A));
 528	MMIO_D(HSW_AUD_PIN_ELD_CP_VLD);
 529	MMIO_D(HSW_AUD_MISC_CTRL(PIPE_A));
 530	MMIO_D(_MMIO(_TRANS_DDI_FUNC_CTL_A));
 531	MMIO_D(_MMIO(_TRANS_DDI_FUNC_CTL_B));
 532	MMIO_D(_MMIO(_TRANS_DDI_FUNC_CTL_C));
 533	MMIO_D(_MMIO(_TRANS_DDI_FUNC_CTL_EDP));
 534	MMIO_D(_MMIO(_TRANSA_MSA_MISC));
 535	MMIO_D(_MMIO(_TRANSB_MSA_MISC));
 536	MMIO_D(_MMIO(_TRANSC_MSA_MISC));
 537	MMIO_D(_MMIO(_TRANS_EDP_MSA_MISC));
 538	MMIO_D(FORCEWAKE);
 539	MMIO_D(FORCEWAKE_ACK);
 540	MMIO_D(GEN6_GT_CORE_STATUS);
 541	MMIO_D(GEN6_GT_THREAD_STATUS_REG);
 542	MMIO_D(GTFIFODBG);
 543	MMIO_D(GTFIFOCTL);
 544	MMIO_D(ECOBUS);
 545	MMIO_D(GEN6_RC_CONTROL);
 546	MMIO_D(GEN6_RC_STATE);
 547	MMIO_D(GEN6_RPNSWREQ);
 548	MMIO_D(GEN6_RC_VIDEO_FREQ);
 549	MMIO_D(GEN6_RP_DOWN_TIMEOUT);
 550	MMIO_D(GEN6_RP_INTERRUPT_LIMITS);
 551	MMIO_D(GEN6_RPSTAT1);
 552	MMIO_D(GEN6_RP_CONTROL);
 553	MMIO_D(GEN6_RP_UP_THRESHOLD);
 554	MMIO_D(GEN6_RP_DOWN_THRESHOLD);
 555	MMIO_D(GEN6_RP_CUR_UP_EI);
 556	MMIO_D(GEN6_RP_CUR_UP);
 557	MMIO_D(GEN6_RP_PREV_UP);
 558	MMIO_D(GEN6_RP_CUR_DOWN_EI);
 559	MMIO_D(GEN6_RP_CUR_DOWN);
 560	MMIO_D(GEN6_RP_PREV_DOWN);
 561	MMIO_D(GEN6_RP_UP_EI);
 562	MMIO_D(GEN6_RP_DOWN_EI);
 563	MMIO_D(GEN6_RP_IDLE_HYSTERSIS);
 564	MMIO_D(GEN6_RC1_WAKE_RATE_LIMIT);
 565	MMIO_D(GEN6_RC6_WAKE_RATE_LIMIT);
 566	MMIO_D(GEN6_RC6pp_WAKE_RATE_LIMIT);
 567	MMIO_D(GEN6_RC_EVALUATION_INTERVAL);
 568	MMIO_D(GEN6_RC_IDLE_HYSTERSIS);
 569	MMIO_D(GEN6_RC_SLEEP);
 570	MMIO_D(GEN6_RC1e_THRESHOLD);
 571	MMIO_D(GEN6_RC6_THRESHOLD);
 572	MMIO_D(GEN6_RC6p_THRESHOLD);
 573	MMIO_D(GEN6_RC6pp_THRESHOLD);
 574	MMIO_D(GEN6_PMINTRMSK);
 575
 576	MMIO_D(RSTDBYCTL);
 577	MMIO_D(GEN6_GDRST);
 578	MMIO_F(FENCE_REG_GEN6_LO(0), 0x80);
 579	MMIO_D(CPU_VGACNTRL);
 580	MMIO_D(TILECTL);
 581	MMIO_D(GEN6_UCGCTL1);
 582	MMIO_D(GEN6_UCGCTL2);
 583	MMIO_F(_MMIO(0x4f000), 0x90);
 584	MMIO_D(GEN6_PCODE_DATA);
 585	MMIO_D(_MMIO(0x13812c));
 586	MMIO_D(GEN7_ERR_INT);
 587	MMIO_D(HSW_EDRAM_CAP);
 588	MMIO_D(HSW_IDICR);
 589	MMIO_D(GFX_FLSH_CNTL_GEN6);
 590	MMIO_D(_MMIO(0x3c));
 591	MMIO_D(_MMIO(0x860));
 592	MMIO_D(ECOSKPD(RENDER_RING_BASE));
 593	MMIO_D(_MMIO(0x121d0));
 594	MMIO_D(ECOSKPD(BLT_RING_BASE));
 595	MMIO_D(_MMIO(0x41d0));
 596	MMIO_D(GAC_ECO_BITS);
 597	MMIO_D(_MMIO(0x6200));
 598	MMIO_D(_MMIO(0x6204));
 599	MMIO_D(_MMIO(0x6208));
 600	MMIO_D(_MMIO(0x7118));
 601	MMIO_D(_MMIO(0x7180));
 602	MMIO_D(_MMIO(0x7408));
 603	MMIO_D(_MMIO(0x7c00));
 604	MMIO_D(GEN6_MBCTL);
 605	MMIO_D(_MMIO(0x911c));
 606	MMIO_D(_MMIO(0x9120));
 607	MMIO_D(GEN7_UCGCTL4);
 608	MMIO_D(GAB_CTL);
 609	MMIO_D(_MMIO(0x48800));
 610	MMIO_D(_MMIO(0xce044));
 611	MMIO_D(_MMIO(0xe6500));
 612	MMIO_D(_MMIO(0xe6504));
 613	MMIO_D(_MMIO(0xe6600));
 614	MMIO_D(_MMIO(0xe6604));
 615	MMIO_D(_MMIO(0xe6700));
 616	MMIO_D(_MMIO(0xe6704));
 617	MMIO_D(_MMIO(0xe6800));
 618	MMIO_D(_MMIO(0xe6804));
 619	MMIO_D(PCH_GMBUS4);
 620	MMIO_D(PCH_GMBUS5);
 621	MMIO_D(_MMIO(0x902c));
 622	MMIO_D(_MMIO(0xec008));
 623	MMIO_D(_MMIO(0xec00c));
 624	MMIO_D(_MMIO(0xec008 + 0x18));
 625	MMIO_D(_MMIO(0xec00c + 0x18));
 626	MMIO_D(_MMIO(0xec008 + 0x18 * 2));
 627	MMIO_D(_MMIO(0xec00c + 0x18 * 2));
 628	MMIO_D(_MMIO(0xec008 + 0x18 * 3));
 629	MMIO_D(_MMIO(0xec00c + 0x18 * 3));
 630	MMIO_D(_MMIO(0xec408));
 631	MMIO_D(_MMIO(0xec40c));
 632	MMIO_D(_MMIO(0xec408 + 0x18));
 633	MMIO_D(_MMIO(0xec40c + 0x18));
 634	MMIO_D(_MMIO(0xec408 + 0x18 * 2));
 635	MMIO_D(_MMIO(0xec40c + 0x18 * 2));
 636	MMIO_D(_MMIO(0xec408 + 0x18 * 3));
 637	MMIO_D(_MMIO(0xec40c + 0x18 * 3));
 638	MMIO_D(_MMIO(0xfc810));
 639	MMIO_D(_MMIO(0xfc81c));
 640	MMIO_D(_MMIO(0xfc828));
 641	MMIO_D(_MMIO(0xfc834));
 642	MMIO_D(_MMIO(0xfcc00));
 643	MMIO_D(_MMIO(0xfcc0c));
 644	MMIO_D(_MMIO(0xfcc18));
 645	MMIO_D(_MMIO(0xfcc24));
 646	MMIO_D(_MMIO(0xfd000));
 647	MMIO_D(_MMIO(0xfd00c));
 648	MMIO_D(_MMIO(0xfd018));
 649	MMIO_D(_MMIO(0xfd024));
 650	MMIO_D(_MMIO(0xfd034));
 651	MMIO_D(FPGA_DBG);
 652	MMIO_D(_MMIO(0x2054));
 653	MMIO_D(_MMIO(0x12054));
 654	MMIO_D(_MMIO(0x22054));
 655	MMIO_D(_MMIO(0x1a054));
 656	MMIO_D(_MMIO(0x44070));
 657	MMIO_D(_MMIO(0x2178));
 658	MMIO_D(_MMIO(0x217c));
 659	MMIO_D(_MMIO(0x12178));
 660	MMIO_D(_MMIO(0x1217c));
 661	MMIO_F(_MMIO(0x5200), 32);
 662	MMIO_F(_MMIO(0x5240), 32);
 663	MMIO_F(_MMIO(0x5280), 16);
 664	MMIO_D(BCS_SWCTRL);
 665	MMIO_F(HS_INVOCATION_COUNT, 8);
 666	MMIO_F(DS_INVOCATION_COUNT, 8);
 667	MMIO_F(IA_VERTICES_COUNT, 8);
 668	MMIO_F(IA_PRIMITIVES_COUNT, 8);
 669	MMIO_F(VS_INVOCATION_COUNT, 8);
 670	MMIO_F(GS_INVOCATION_COUNT, 8);
 671	MMIO_F(GS_PRIMITIVES_COUNT, 8);
 672	MMIO_F(CL_INVOCATION_COUNT, 8);
 673	MMIO_F(CL_PRIMITIVES_COUNT, 8);
 674	MMIO_F(PS_INVOCATION_COUNT, 8);
 675	MMIO_F(PS_DEPTH_COUNT, 8);
 676	MMIO_D(ARB_MODE);
 677	MMIO_RING_D(RING_BBADDR);
 678	MMIO_D(_MMIO(0x2220));
 679	MMIO_D(_MMIO(0x12220));
 680	MMIO_D(_MMIO(0x22220));
 681	MMIO_RING_D(RING_SYNC_1);
 682	MMIO_RING_D(RING_SYNC_0);
 683	MMIO_D(GUC_STATUS);
 684
 685	MMIO_F(_MMIO(MCHBAR_MIRROR_BASE_SNB), 0x40000);
 686	MMIO_F(_MMIO(VGT_PVINFO_PAGE), VGT_PVINFO_SIZE);
 687	MMIO_F(LGC_PALETTE(PIPE_A, 0), 1024);
 688	MMIO_F(LGC_PALETTE(PIPE_B, 0), 1024);
 689	MMIO_F(LGC_PALETTE(PIPE_C, 0), 1024);
 690
 691	return 0;
 692}
 693
 694static int iterate_bdw_only_mmio(struct intel_gvt_mmio_table_iter *iter)
 695{
 696	MMIO_D(HSW_PWR_WELL_CTL1);
 697	MMIO_D(HSW_PWR_WELL_CTL2);
 698	MMIO_D(HSW_PWR_WELL_CTL3);
 699	MMIO_D(HSW_PWR_WELL_CTL4);
 700	MMIO_D(HSW_PWR_WELL_CTL5);
 701	MMIO_D(HSW_PWR_WELL_CTL6);
 702
 703	MMIO_D(WM_MISC);
 704	MMIO_D(_MMIO(_SRD_CTL_EDP));
 705
 706	MMIO_D(_MMIO(0xb1f0));
 707	MMIO_D(_MMIO(0xb1c0));
 708	MMIO_D(_MMIO(0xb100));
 709	MMIO_D(_MMIO(0xb10c));
 710	MMIO_D(_MMIO(0xb110));
 711	MMIO_D(_MMIO(0x83a4));
 712	MMIO_D(_MMIO(0x8430));
 713	MMIO_D(_MMIO(0x2248));
 714	MMIO_D(FORCEWAKE_ACK_HSW);
 715
 716	return 0;
 717}
 718
 719static int iterate_bdw_plus_mmio(struct intel_gvt_mmio_table_iter *iter)
 720{
 721	struct drm_i915_private *dev_priv = iter->i915;
 722
 723	MMIO_D(GEN8_GT_IMR(0));
 724	MMIO_D(GEN8_GT_IER(0));
 725	MMIO_D(GEN8_GT_IIR(0));
 726	MMIO_D(GEN8_GT_ISR(0));
 727	MMIO_D(GEN8_GT_IMR(1));
 728	MMIO_D(GEN8_GT_IER(1));
 729	MMIO_D(GEN8_GT_IIR(1));
 730	MMIO_D(GEN8_GT_ISR(1));
 731	MMIO_D(GEN8_GT_IMR(2));
 732	MMIO_D(GEN8_GT_IER(2));
 733	MMIO_D(GEN8_GT_IIR(2));
 734	MMIO_D(GEN8_GT_ISR(2));
 735	MMIO_D(GEN8_GT_IMR(3));
 736	MMIO_D(GEN8_GT_IER(3));
 737	MMIO_D(GEN8_GT_IIR(3));
 738	MMIO_D(GEN8_GT_ISR(3));
 739	MMIO_D(GEN8_DE_PIPE_IMR(PIPE_A));
 740	MMIO_D(GEN8_DE_PIPE_IER(PIPE_A));
 741	MMIO_D(GEN8_DE_PIPE_IIR(PIPE_A));
 742	MMIO_D(GEN8_DE_PIPE_ISR(PIPE_A));
 743	MMIO_D(GEN8_DE_PIPE_IMR(PIPE_B));
 744	MMIO_D(GEN8_DE_PIPE_IER(PIPE_B));
 745	MMIO_D(GEN8_DE_PIPE_IIR(PIPE_B));
 746	MMIO_D(GEN8_DE_PIPE_ISR(PIPE_B));
 747	MMIO_D(GEN8_DE_PIPE_IMR(PIPE_C));
 748	MMIO_D(GEN8_DE_PIPE_IER(PIPE_C));
 749	MMIO_D(GEN8_DE_PIPE_IIR(PIPE_C));
 750	MMIO_D(GEN8_DE_PIPE_ISR(PIPE_C));
 751	MMIO_D(GEN8_DE_PORT_IMR);
 752	MMIO_D(GEN8_DE_PORT_IER);
 753	MMIO_D(GEN8_DE_PORT_IIR);
 754	MMIO_D(GEN8_DE_PORT_ISR);
 755	MMIO_D(GEN8_DE_MISC_IMR);
 756	MMIO_D(GEN8_DE_MISC_IER);
 757	MMIO_D(GEN8_DE_MISC_IIR);
 758	MMIO_D(GEN8_DE_MISC_ISR);
 759	MMIO_D(GEN8_PCU_IMR);
 760	MMIO_D(GEN8_PCU_IER);
 761	MMIO_D(GEN8_PCU_IIR);
 762	MMIO_D(GEN8_PCU_ISR);
 763	MMIO_D(GEN8_MASTER_IRQ);
 764	MMIO_RING_D(RING_ACTHD_UDW);
 765
 766#define RING_REG(base) _MMIO((base) + 0xd0)
 767	MMIO_RING_D(RING_REG);
 768#undef RING_REG
 769
 770#define RING_REG(base) _MMIO((base) + 0x230)
 771	MMIO_RING_D(RING_REG);
 772#undef RING_REG
 773
 774#define RING_REG(base) _MMIO((base) + 0x234)
 775	MMIO_RING_F(RING_REG, 8);
 776#undef RING_REG
 777
 778#define RING_REG(base) _MMIO((base) + 0x244)
 779	MMIO_RING_D(RING_REG);
 780#undef RING_REG
 781
 782#define RING_REG(base) _MMIO((base) + 0x370)
 783	MMIO_RING_F(RING_REG, 48);
 784#undef RING_REG
 785
 786#define RING_REG(base) _MMIO((base) + 0x3a0)
 787	MMIO_RING_D(RING_REG);
 788#undef RING_REG
 789
 790	MMIO_D(PIPEMISC(PIPE_A));
 791	MMIO_D(PIPEMISC(PIPE_B));
 792	MMIO_D(PIPEMISC(PIPE_C));
 793	MMIO_D(_MMIO(0x1c1d0));
 794	MMIO_D(GEN6_MBCUNIT_SNPCR);
 795	MMIO_D(GEN7_MISCCPCTL);
 796	MMIO_D(_MMIO(0x1c054));
 797	MMIO_D(GEN6_PCODE_MAILBOX);
 798	if (!IS_BROXTON(dev_priv))
 799		MMIO_D(GEN8_PRIVATE_PAT_LO);
 800	MMIO_D(GEN8_PRIVATE_PAT_HI);
 801	MMIO_D(GAMTARBMODE);
 802
 803#define RING_REG(base) _MMIO((base) + 0x270)
 804	MMIO_RING_F(RING_REG, 32);
 805#undef RING_REG
 806
 807	MMIO_RING_D(RING_HWS_PGA);
 808	MMIO_D(HDC_CHICKEN0);
 809	MMIO_D(CHICKEN_PIPESL_1(PIPE_A));
 810	MMIO_D(CHICKEN_PIPESL_1(PIPE_B));
 811	MMIO_D(CHICKEN_PIPESL_1(PIPE_C));
 812	MMIO_D(_MMIO(0x6671c));
 813	MMIO_D(_MMIO(0x66c00));
 814	MMIO_D(_MMIO(0x66c04));
 815	MMIO_D(HSW_GTT_CACHE_EN);
 816	MMIO_D(GEN8_EU_DISABLE0);
 817	MMIO_D(GEN8_EU_DISABLE1);
 818	MMIO_D(GEN8_EU_DISABLE2);
 819	MMIO_D(_MMIO(0xfdc));
 820	MMIO_D(GEN8_ROW_CHICKEN);
 821	MMIO_D(GEN7_ROW_CHICKEN2);
 822	MMIO_D(GEN8_UCGCTL6);
 823	MMIO_D(GEN8_L3SQCREG4);
 824	MMIO_D(GEN9_SCRATCH_LNCF1);
 825	MMIO_F(_MMIO(0x24d0), 48);
 826	MMIO_D(_MMIO(0x44484));
 827	MMIO_D(_MMIO(0x4448c));
 828	MMIO_D(GEN8_L3_LRA_1_GPGPU);
 829	MMIO_D(_MMIO(0x110000));
 830	MMIO_D(_MMIO(0x48400));
 831	MMIO_D(_MMIO(0x6e570));
 832	MMIO_D(_MMIO(0x65f10));
 833	MMIO_D(_MMIO(0xe194));
 834	MMIO_D(_MMIO(0xe188));
 835	MMIO_D(HALF_SLICE_CHICKEN2);
 836	MMIO_D(_MMIO(0x2580));
 837	MMIO_D(_MMIO(0xe220));
 838	MMIO_D(_MMIO(0xe230));
 839	MMIO_D(_MMIO(0xe240));
 840	MMIO_D(_MMIO(0xe260));
 841	MMIO_D(_MMIO(0xe270));
 842	MMIO_D(_MMIO(0xe280));
 843	MMIO_D(_MMIO(0xe2a0));
 844	MMIO_D(_MMIO(0xe2b0));
 845	MMIO_D(_MMIO(0xe2c0));
 846	MMIO_D(_MMIO(0x21f0));
 847	MMIO_D(GEN8_GAMW_ECO_DEV_RW_IA);
 848	MMIO_D(_MMIO(0x215c));
 849	MMIO_F(_MMIO(0x2290), 8);
 850	MMIO_D(_MMIO(0x2b00));
 851	MMIO_D(_MMIO(0x2360));
 852	MMIO_D(_MMIO(0x1c17c));
 853	MMIO_D(_MMIO(0x1c178));
 854	MMIO_D(_MMIO(0x4260));
 855	MMIO_D(_MMIO(0x4264));
 856	MMIO_D(_MMIO(0x4268));
 857	MMIO_D(_MMIO(0x426c));
 858	MMIO_D(_MMIO(0x4270));
 859	MMIO_D(_MMIO(0x4094));
 860	MMIO_D(_MMIO(0x22178));
 861	MMIO_D(_MMIO(0x1a178));
 862	MMIO_D(_MMIO(0x1a17c));
 863	MMIO_D(_MMIO(0x2217c));
 864	MMIO_D(EDP_PSR_IMR);
 865	MMIO_D(EDP_PSR_IIR);
 866	MMIO_D(_MMIO(0xe4cc));
 867	MMIO_D(GEN7_SC_INSTDONE);
 868
 869	return 0;
 870}
 871
 872static int iterate_pre_skl_mmio(struct intel_gvt_mmio_table_iter *iter)
 873{
 874	MMIO_D(FORCEWAKE_MT);
 875
 876	MMIO_D(PCH_ADPA);
 877	MMIO_F(_MMIO(_PCH_DPB_AUX_CH_CTL), 6 * 4);
 878	MMIO_F(_MMIO(_PCH_DPC_AUX_CH_CTL), 6 * 4);
 879	MMIO_F(_MMIO(_PCH_DPD_AUX_CH_CTL), 6 * 4);
 880
 881	MMIO_F(_MMIO(0x70440), 0xc);
 882	MMIO_F(_MMIO(0x71440), 0xc);
 883	MMIO_F(_MMIO(0x72440), 0xc);
 884	MMIO_F(_MMIO(0x7044c), 0xc);
 885	MMIO_F(_MMIO(0x7144c), 0xc);
 886	MMIO_F(_MMIO(0x7244c), 0xc);
 887
 888	return 0;
 889}
 890
 891static int iterate_skl_plus_mmio(struct intel_gvt_mmio_table_iter *iter)
 892{
 893	struct drm_i915_private *dev_priv = iter->i915;
 894
 895	MMIO_D(FORCEWAKE_RENDER_GEN9);
 896	MMIO_D(FORCEWAKE_ACK_RENDER_GEN9);
 897	MMIO_D(FORCEWAKE_GT_GEN9);
 898	MMIO_D(FORCEWAKE_ACK_GT_GEN9);
 899	MMIO_D(FORCEWAKE_MEDIA_GEN9);
 900	MMIO_D(FORCEWAKE_ACK_MEDIA_GEN9);
 901	MMIO_F(DP_AUX_CH_CTL(AUX_CH_B), 6 * 4);
 902	MMIO_F(DP_AUX_CH_CTL(AUX_CH_C), 6 * 4);
 903	MMIO_F(DP_AUX_CH_CTL(AUX_CH_D), 6 * 4);
 904	MMIO_D(HSW_PWR_WELL_CTL1);
 905	MMIO_D(HSW_PWR_WELL_CTL2);
 906	MMIO_D(DBUF_CTL_S(0));
 907	MMIO_D(GEN9_PG_ENABLE);
 908	MMIO_D(GEN9_MEDIA_PG_IDLE_HYSTERESIS);
 909	MMIO_D(GEN9_RENDER_PG_IDLE_HYSTERESIS);
 910	MMIO_D(GEN9_GAMT_ECO_REG_RW_IA);
 911	MMIO_D(MMCD_MISC_CTRL);
 912	MMIO_D(CHICKEN_PAR1_1);
 913	MMIO_D(DC_STATE_EN);
 914	MMIO_D(DC_STATE_DEBUG);
 915	MMIO_D(CDCLK_CTL);
 916	MMIO_D(LCPLL1_CTL);
 917	MMIO_D(LCPLL2_CTL);
 918	MMIO_D(_MMIO(_DPLL1_CFGCR1));
 919	MMIO_D(_MMIO(_DPLL2_CFGCR1));
 920	MMIO_D(_MMIO(_DPLL3_CFGCR1));
 921	MMIO_D(_MMIO(_DPLL1_CFGCR2));
 922	MMIO_D(_MMIO(_DPLL2_CFGCR2));
 923	MMIO_D(_MMIO(_DPLL3_CFGCR2));
 924	MMIO_D(DPLL_CTRL1);
 925	MMIO_D(DPLL_CTRL2);
 926	MMIO_D(DPLL_STATUS);
 927	MMIO_D(SKL_PS_WIN_POS(PIPE_A, 0));
 928	MMIO_D(SKL_PS_WIN_POS(PIPE_A, 1));
 929	MMIO_D(SKL_PS_WIN_POS(PIPE_B, 0));
 930	MMIO_D(SKL_PS_WIN_POS(PIPE_B, 1));
 931	MMIO_D(SKL_PS_WIN_POS(PIPE_C, 0));
 932	MMIO_D(SKL_PS_WIN_POS(PIPE_C, 1));
 933	MMIO_D(SKL_PS_WIN_SZ(PIPE_A, 0));
 934	MMIO_D(SKL_PS_WIN_SZ(PIPE_A, 1));
 935	MMIO_D(SKL_PS_WIN_SZ(PIPE_B, 0));
 936	MMIO_D(SKL_PS_WIN_SZ(PIPE_B, 1));
 937	MMIO_D(SKL_PS_WIN_SZ(PIPE_C, 0));
 938	MMIO_D(SKL_PS_WIN_SZ(PIPE_C, 1));
 939	MMIO_D(SKL_PS_CTRL(PIPE_A, 0));
 940	MMIO_D(SKL_PS_CTRL(PIPE_A, 1));
 941	MMIO_D(SKL_PS_CTRL(PIPE_B, 0));
 942	MMIO_D(SKL_PS_CTRL(PIPE_B, 1));
 943	MMIO_D(SKL_PS_CTRL(PIPE_C, 0));
 944	MMIO_D(SKL_PS_CTRL(PIPE_C, 1));
 945	MMIO_D(PLANE_BUF_CFG(PIPE_A, 0));
 946	MMIO_D(PLANE_BUF_CFG(PIPE_A, 1));
 947	MMIO_D(PLANE_BUF_CFG(PIPE_A, 2));
 948	MMIO_D(PLANE_BUF_CFG(PIPE_A, 3));
 949	MMIO_D(PLANE_BUF_CFG(PIPE_B, 0));
 950	MMIO_D(PLANE_BUF_CFG(PIPE_B, 1));
 951	MMIO_D(PLANE_BUF_CFG(PIPE_B, 2));
 952	MMIO_D(PLANE_BUF_CFG(PIPE_B, 3));
 953	MMIO_D(PLANE_BUF_CFG(PIPE_C, 0));
 954	MMIO_D(PLANE_BUF_CFG(PIPE_C, 1));
 955	MMIO_D(PLANE_BUF_CFG(PIPE_C, 2));
 956	MMIO_D(PLANE_BUF_CFG(PIPE_C, 3));
 957	MMIO_D(CUR_BUF_CFG(PIPE_A));
 958	MMIO_D(CUR_BUF_CFG(PIPE_B));
 959	MMIO_D(CUR_BUF_CFG(PIPE_C));
 960	MMIO_F(PLANE_WM(PIPE_A, 0, 0), 4 * 8);
 961	MMIO_F(PLANE_WM(PIPE_A, 1, 0), 4 * 8);
 962	MMIO_F(PLANE_WM(PIPE_A, 2, 0), 4 * 8);
 963	MMIO_F(PLANE_WM(PIPE_B, 0, 0), 4 * 8);
 964	MMIO_F(PLANE_WM(PIPE_B, 1, 0), 4 * 8);
 965	MMIO_F(PLANE_WM(PIPE_B, 2, 0), 4 * 8);
 966	MMIO_F(PLANE_WM(PIPE_C, 0, 0), 4 * 8);
 967	MMIO_F(PLANE_WM(PIPE_C, 1, 0), 4 * 8);
 968	MMIO_F(PLANE_WM(PIPE_C, 2, 0), 4 * 8);
 969	MMIO_F(CUR_WM(PIPE_A, 0), 4 * 8);
 970	MMIO_F(CUR_WM(PIPE_B, 0), 4 * 8);
 971	MMIO_F(CUR_WM(PIPE_C, 0), 4 * 8);
 972	MMIO_D(PLANE_WM_TRANS(PIPE_A, 0));
 973	MMIO_D(PLANE_WM_TRANS(PIPE_A, 1));
 974	MMIO_D(PLANE_WM_TRANS(PIPE_A, 2));
 975	MMIO_D(PLANE_WM_TRANS(PIPE_B, 0));
 976	MMIO_D(PLANE_WM_TRANS(PIPE_B, 1));
 977	MMIO_D(PLANE_WM_TRANS(PIPE_B, 2));
 978	MMIO_D(PLANE_WM_TRANS(PIPE_C, 0));
 979	MMIO_D(PLANE_WM_TRANS(PIPE_C, 1));
 980	MMIO_D(PLANE_WM_TRANS(PIPE_C, 2));
 981	MMIO_D(CUR_WM_TRANS(PIPE_A));
 982	MMIO_D(CUR_WM_TRANS(PIPE_B));
 983	MMIO_D(CUR_WM_TRANS(PIPE_C));
 984	MMIO_D(PLANE_NV12_BUF_CFG(PIPE_A, 0));
 985	MMIO_D(PLANE_NV12_BUF_CFG(PIPE_A, 1));
 986	MMIO_D(PLANE_NV12_BUF_CFG(PIPE_A, 2));
 987	MMIO_D(PLANE_NV12_BUF_CFG(PIPE_A, 3));
 988	MMIO_D(PLANE_NV12_BUF_CFG(PIPE_B, 0));
 989	MMIO_D(PLANE_NV12_BUF_CFG(PIPE_B, 1));
 990	MMIO_D(PLANE_NV12_BUF_CFG(PIPE_B, 2));
 991	MMIO_D(PLANE_NV12_BUF_CFG(PIPE_B, 3));
 992	MMIO_D(PLANE_NV12_BUF_CFG(PIPE_C, 0));
 993	MMIO_D(PLANE_NV12_BUF_CFG(PIPE_C, 1));
 994	MMIO_D(PLANE_NV12_BUF_CFG(PIPE_C, 2));
 995	MMIO_D(PLANE_NV12_BUF_CFG(PIPE_C, 3));
 996	MMIO_D(_MMIO(_REG_701C0(PIPE_A, 1)));
 997	MMIO_D(_MMIO(_REG_701C0(PIPE_A, 2)));
 998	MMIO_D(_MMIO(_REG_701C0(PIPE_A, 3)));
 999	MMIO_D(_MMIO(_REG_701C0(PIPE_A, 4)));
1000	MMIO_D(_MMIO(_REG_701C0(PIPE_B, 1)));
1001	MMIO_D(_MMIO(_REG_701C0(PIPE_B, 2)));
1002	MMIO_D(_MMIO(_REG_701C0(PIPE_B, 3)));
1003	MMIO_D(_MMIO(_REG_701C0(PIPE_B, 4)));
1004	MMIO_D(_MMIO(_REG_701C0(PIPE_C, 1)));
1005	MMIO_D(_MMIO(_REG_701C0(PIPE_C, 2)));
1006	MMIO_D(_MMIO(_REG_701C0(PIPE_C, 3)));
1007	MMIO_D(_MMIO(_REG_701C0(PIPE_C, 4)));
1008	MMIO_D(_MMIO(_REG_701C4(PIPE_A, 1)));
1009	MMIO_D(_MMIO(_REG_701C4(PIPE_A, 2)));
1010	MMIO_D(_MMIO(_REG_701C4(PIPE_A, 3)));
1011	MMIO_D(_MMIO(_REG_701C4(PIPE_A, 4)));
1012	MMIO_D(_MMIO(_REG_701C4(PIPE_B, 1)));
1013	MMIO_D(_MMIO(_REG_701C4(PIPE_B, 2)));
1014	MMIO_D(_MMIO(_REG_701C4(PIPE_B, 3)));
1015	MMIO_D(_MMIO(_REG_701C4(PIPE_B, 4)));
1016	MMIO_D(_MMIO(_REG_701C4(PIPE_C, 1)));
1017	MMIO_D(_MMIO(_REG_701C4(PIPE_C, 2)));
1018	MMIO_D(_MMIO(_REG_701C4(PIPE_C, 3)));
1019	MMIO_D(_MMIO(_REG_701C4(PIPE_C, 4)));
1020	MMIO_D(_MMIO(_PLANE_CTL_3_A));
1021	MMIO_D(_MMIO(_PLANE_CTL_3_B));
1022	MMIO_D(_MMIO(0x72380));
1023	MMIO_D(_MMIO(0x7239c));
1024	MMIO_D(_MMIO(_PLANE_SURF_3_A));
1025	MMIO_D(_MMIO(_PLANE_SURF_3_B));
1026	MMIO_D(DMC_SSP_BASE);
1027	MMIO_D(DMC_HTP_SKL);
1028	MMIO_D(DMC_LAST_WRITE);
1029	MMIO_D(BDW_SCRATCH1);
1030	MMIO_D(SKL_DFSM);
1031	MMIO_D(DISPIO_CR_TX_BMU_CR0);
1032	MMIO_F(GEN9_GFX_MOCS(0), 0x7f8);
1033	MMIO_F(GEN7_L3CNTLREG2, 0x80);
1034	MMIO_D(RPM_CONFIG0);
1035	MMIO_D(_MMIO(0xd08));
1036	MMIO_D(RC6_LOCATION);
1037	MMIO_D(GEN7_FF_SLICE_CS_CHICKEN1);
1038	MMIO_D(GEN9_CS_DEBUG_MODE1);
1039	/* TRTT */
1040	MMIO_D(TRVATTL3PTRDW(0));
1041	MMIO_D(TRVATTL3PTRDW(1));
1042	MMIO_D(TRVATTL3PTRDW(2));
1043	MMIO_D(TRVATTL3PTRDW(3));
1044	MMIO_D(TRVADR);
1045	MMIO_D(TRTTE);
1046	MMIO_D(_MMIO(0x4dfc));
1047	MMIO_D(_MMIO(0x46430));
1048	MMIO_D(_MMIO(0x46520));
1049	MMIO_D(_MMIO(0xc403c));
1050	MMIO_D(GEN8_GARBCNTL);
1051	MMIO_D(DMA_CTRL);
1052	MMIO_D(_MMIO(0x65900));
1053	MMIO_D(GEN6_STOLEN_RESERVED);
1054	MMIO_D(_MMIO(0x4068));
1055	MMIO_D(_MMIO(0x67054));
1056	MMIO_D(_MMIO(0x6e560));
1057	MMIO_D(_MMIO(0x6e554));
1058	MMIO_D(_MMIO(0x2b20));
1059	MMIO_D(_MMIO(0x65f00));
1060	MMIO_D(_MMIO(0x65f08));
1061	MMIO_D(_MMIO(0x320f0));
1062	MMIO_D(_MMIO(0x70034));
1063	MMIO_D(_MMIO(0x71034));
1064	MMIO_D(_MMIO(0x72034));
1065	MMIO_D(_MMIO(_PLANE_KEYVAL_1(PIPE_A)));
1066	MMIO_D(_MMIO(_PLANE_KEYVAL_1(PIPE_B)));
1067	MMIO_D(_MMIO(_PLANE_KEYVAL_1(PIPE_C)));
1068	MMIO_D(_MMIO(_PLANE_KEYMAX_1(PIPE_A)));
1069	MMIO_D(_MMIO(_PLANE_KEYMAX_1(PIPE_B)));
1070	MMIO_D(_MMIO(_PLANE_KEYMAX_1(PIPE_C)));
1071	MMIO_D(_MMIO(_PLANE_KEYMSK_1(PIPE_A)));
1072	MMIO_D(_MMIO(_PLANE_KEYMSK_1(PIPE_B)));
1073	MMIO_D(_MMIO(_PLANE_KEYMSK_1(PIPE_C)));
1074	MMIO_D(_MMIO(0x44500));
1075#define CSFE_CHICKEN1_REG(base) _MMIO((base) + 0xD4)
1076	MMIO_RING_D(CSFE_CHICKEN1_REG);
1077#undef CSFE_CHICKEN1_REG
1078	MMIO_D(GEN8_HDC_CHICKEN1);
1079	MMIO_D(GEN9_WM_CHICKEN3);
1080
1081	if (IS_KABYLAKE(dev_priv) ||
1082	    IS_COFFEELAKE(dev_priv) || IS_COMETLAKE(dev_priv))
1083		MMIO_D(GAMT_CHKN_BIT_REG);
1084	if (!IS_BROXTON(dev_priv))
1085		MMIO_D(GEN9_CTX_PREEMPT_REG);
1086	MMIO_F(_MMIO(DMC_MMIO_START_RANGE), 0x3000);
1087	return 0;
1088}
1089
1090static int iterate_bxt_mmio(struct intel_gvt_mmio_table_iter *iter)
1091{
1092	struct drm_i915_private *dev_priv = iter->i915;
1093
1094	MMIO_F(_MMIO(0x80000), 0x3000);
1095	MMIO_D(GEN7_SAMPLER_INSTDONE);
1096	MMIO_D(GEN7_ROW_INSTDONE);
1097	MMIO_D(GEN8_FAULT_TLB_DATA0);
1098	MMIO_D(GEN8_FAULT_TLB_DATA1);
1099	MMIO_D(ERROR_GEN6);
1100	MMIO_D(DONE_REG);
1101	MMIO_D(EIR);
1102	MMIO_D(PGTBL_ER);
1103	MMIO_D(_MMIO(0x4194));
1104	MMIO_D(_MMIO(0x4294));
1105	MMIO_D(_MMIO(0x4494));
1106	MMIO_RING_D(RING_PSMI_CTL);
1107	MMIO_RING_D(RING_DMA_FADD);
1108	MMIO_RING_D(RING_DMA_FADD_UDW);
1109	MMIO_RING_D(RING_IPEHR);
1110	MMIO_RING_D(RING_INSTPS);
1111	MMIO_RING_D(RING_BBADDR_UDW);
1112	MMIO_RING_D(RING_BBSTATE);
1113	MMIO_RING_D(RING_IPEIR);
1114	MMIO_F(SOFT_SCRATCH(0), 16 * 4);
1115	MMIO_D(BXT_P_CR_GT_DISP_PWRON);
1116	MMIO_D(BXT_RP_STATE_CAP);
1117	MMIO_D(BXT_PHY_CTL_FAMILY(DPIO_PHY0));
1118	MMIO_D(BXT_PHY_CTL_FAMILY(DPIO_PHY1));
1119	MMIO_D(BXT_PHY_CTL(PORT_A));
1120	MMIO_D(BXT_PHY_CTL(PORT_B));
1121	MMIO_D(BXT_PHY_CTL(PORT_C));
1122	MMIO_D(BXT_PORT_PLL_ENABLE(PORT_A));
1123	MMIO_D(BXT_PORT_PLL_ENABLE(PORT_B));
1124	MMIO_D(BXT_PORT_PLL_ENABLE(PORT_C));
1125	MMIO_D(BXT_PORT_CL1CM_DW0(DPIO_PHY0));
1126	MMIO_D(BXT_PORT_CL1CM_DW9(DPIO_PHY0));
1127	MMIO_D(BXT_PORT_CL1CM_DW10(DPIO_PHY0));
1128	MMIO_D(BXT_PORT_CL1CM_DW28(DPIO_PHY0));
1129	MMIO_D(BXT_PORT_CL1CM_DW30(DPIO_PHY0));
1130	MMIO_D(BXT_PORT_CL2CM_DW6(DPIO_PHY0));
1131	MMIO_D(BXT_PORT_REF_DW3(DPIO_PHY0));
1132	MMIO_D(BXT_PORT_REF_DW6(DPIO_PHY0));
1133	MMIO_D(BXT_PORT_REF_DW8(DPIO_PHY0));
1134	MMIO_D(BXT_PORT_CL1CM_DW0(DPIO_PHY1));
1135	MMIO_D(BXT_PORT_CL1CM_DW9(DPIO_PHY1));
1136	MMIO_D(BXT_PORT_CL1CM_DW10(DPIO_PHY1));
1137	MMIO_D(BXT_PORT_CL1CM_DW28(DPIO_PHY1));
1138	MMIO_D(BXT_PORT_CL1CM_DW30(DPIO_PHY1));
1139	MMIO_D(BXT_PORT_CL2CM_DW6(DPIO_PHY1));
1140	MMIO_D(BXT_PORT_REF_DW3(DPIO_PHY1));
1141	MMIO_D(BXT_PORT_REF_DW6(DPIO_PHY1));
1142	MMIO_D(BXT_PORT_REF_DW8(DPIO_PHY1));
1143	MMIO_D(BXT_PORT_PLL_EBB_0(DPIO_PHY0, DPIO_CH0));
1144	MMIO_D(BXT_PORT_PLL_EBB_4(DPIO_PHY0, DPIO_CH0));
1145	MMIO_D(BXT_PORT_PCS_DW10_LN01(DPIO_PHY0, DPIO_CH0));
1146	MMIO_D(BXT_PORT_PCS_DW10_GRP(DPIO_PHY0, DPIO_CH0));
1147	MMIO_D(BXT_PORT_PCS_DW12_LN01(DPIO_PHY0, DPIO_CH0));
1148	MMIO_D(BXT_PORT_PCS_DW12_LN23(DPIO_PHY0, DPIO_CH0));
1149	MMIO_D(BXT_PORT_PCS_DW12_GRP(DPIO_PHY0, DPIO_CH0));
1150	MMIO_D(BXT_PORT_TX_DW2_LN0(DPIO_PHY0, DPIO_CH0));
1151	MMIO_D(BXT_PORT_TX_DW2_GRP(DPIO_PHY0, DPIO_CH0));
1152	MMIO_D(BXT_PORT_TX_DW3_LN0(DPIO_PHY0, DPIO_CH0));
1153	MMIO_D(BXT_PORT_TX_DW3_GRP(DPIO_PHY0, DPIO_CH0));
1154	MMIO_D(BXT_PORT_TX_DW4_LN0(DPIO_PHY0, DPIO_CH0));
1155	MMIO_D(BXT_PORT_TX_DW4_GRP(DPIO_PHY0, DPIO_CH0));
1156	MMIO_D(BXT_PORT_TX_DW14_LN(DPIO_PHY0, DPIO_CH0, 0));
1157	MMIO_D(BXT_PORT_TX_DW14_LN(DPIO_PHY0, DPIO_CH0, 1));
1158	MMIO_D(BXT_PORT_TX_DW14_LN(DPIO_PHY0, DPIO_CH0, 2));
1159	MMIO_D(BXT_PORT_TX_DW14_LN(DPIO_PHY0, DPIO_CH0, 3));
1160	MMIO_D(BXT_PORT_PLL(DPIO_PHY0, DPIO_CH0, 0));
1161	MMIO_D(BXT_PORT_PLL(DPIO_PHY0, DPIO_CH0, 1));
1162	MMIO_D(BXT_PORT_PLL(DPIO_PHY0, DPIO_CH0, 2));
1163	MMIO_D(BXT_PORT_PLL(DPIO_PHY0, DPIO_CH0, 3));
1164	MMIO_D(BXT_PORT_PLL(DPIO_PHY0, DPIO_CH0, 6));
1165	MMIO_D(BXT_PORT_PLL(DPIO_PHY0, DPIO_CH0, 8));
1166	MMIO_D(BXT_PORT_PLL(DPIO_PHY0, DPIO_CH0, 9));
1167	MMIO_D(BXT_PORT_PLL(DPIO_PHY0, DPIO_CH0, 10));
1168	MMIO_D(BXT_PORT_PLL_EBB_0(DPIO_PHY0, DPIO_CH1));
1169	MMIO_D(BXT_PORT_PLL_EBB_4(DPIO_PHY0, DPIO_CH1));
1170	MMIO_D(BXT_PORT_PCS_DW10_LN01(DPIO_PHY0, DPIO_CH1));
1171	MMIO_D(BXT_PORT_PCS_DW10_GRP(DPIO_PHY0, DPIO_CH1));
1172	MMIO_D(BXT_PORT_PCS_DW12_LN01(DPIO_PHY0, DPIO_CH1));
1173	MMIO_D(BXT_PORT_PCS_DW12_LN23(DPIO_PHY0, DPIO_CH1));
1174	MMIO_D(BXT_PORT_PCS_DW12_GRP(DPIO_PHY0, DPIO_CH1));
1175	MMIO_D(BXT_PORT_TX_DW2_LN0(DPIO_PHY0, DPIO_CH1));
1176	MMIO_D(BXT_PORT_TX_DW2_GRP(DPIO_PHY0, DPIO_CH1));
1177	MMIO_D(BXT_PORT_TX_DW3_LN0(DPIO_PHY0, DPIO_CH1));
1178	MMIO_D(BXT_PORT_TX_DW3_GRP(DPIO_PHY0, DPIO_CH1));
1179	MMIO_D(BXT_PORT_TX_DW4_LN0(DPIO_PHY0, DPIO_CH1));
1180	MMIO_D(BXT_PORT_TX_DW4_GRP(DPIO_PHY0, DPIO_CH1));
1181	MMIO_D(BXT_PORT_TX_DW14_LN(DPIO_PHY0, DPIO_CH1, 0));
1182	MMIO_D(BXT_PORT_TX_DW14_LN(DPIO_PHY0, DPIO_CH1, 1));
1183	MMIO_D(BXT_PORT_TX_DW14_LN(DPIO_PHY0, DPIO_CH1, 2));
1184	MMIO_D(BXT_PORT_TX_DW14_LN(DPIO_PHY0, DPIO_CH1, 3));
1185	MMIO_D(BXT_PORT_PLL(DPIO_PHY0, DPIO_CH1, 0));
1186	MMIO_D(BXT_PORT_PLL(DPIO_PHY0, DPIO_CH1, 1));
1187	MMIO_D(BXT_PORT_PLL(DPIO_PHY0, DPIO_CH1, 2));
1188	MMIO_D(BXT_PORT_PLL(DPIO_PHY0, DPIO_CH1, 3));
1189	MMIO_D(BXT_PORT_PLL(DPIO_PHY0, DPIO_CH1, 6));
1190	MMIO_D(BXT_PORT_PLL(DPIO_PHY0, DPIO_CH1, 8));
1191	MMIO_D(BXT_PORT_PLL(DPIO_PHY0, DPIO_CH1, 9));
1192	MMIO_D(BXT_PORT_PLL(DPIO_PHY0, DPIO_CH1, 10));
1193	MMIO_D(BXT_PORT_PLL_EBB_0(DPIO_PHY1, DPIO_CH0));
1194	MMIO_D(BXT_PORT_PLL_EBB_4(DPIO_PHY1, DPIO_CH0));
1195	MMIO_D(BXT_PORT_PCS_DW10_LN01(DPIO_PHY1, DPIO_CH0));
1196	MMIO_D(BXT_PORT_PCS_DW10_GRP(DPIO_PHY1, DPIO_CH0));
1197	MMIO_D(BXT_PORT_PCS_DW12_LN01(DPIO_PHY1, DPIO_CH0));
1198	MMIO_D(BXT_PORT_PCS_DW12_LN23(DPIO_PHY1, DPIO_CH0));
1199	MMIO_D(BXT_PORT_PCS_DW12_GRP(DPIO_PHY1, DPIO_CH0));
1200	MMIO_D(BXT_PORT_TX_DW2_LN0(DPIO_PHY1, DPIO_CH0));
1201	MMIO_D(BXT_PORT_TX_DW2_GRP(DPIO_PHY1, DPIO_CH0));
1202	MMIO_D(BXT_PORT_TX_DW3_LN0(DPIO_PHY1, DPIO_CH0));
1203	MMIO_D(BXT_PORT_TX_DW3_GRP(DPIO_PHY1, DPIO_CH0));
1204	MMIO_D(BXT_PORT_TX_DW4_LN0(DPIO_PHY1, DPIO_CH0));
1205	MMIO_D(BXT_PORT_TX_DW4_GRP(DPIO_PHY1, DPIO_CH0));
1206	MMIO_D(BXT_PORT_TX_DW14_LN(DPIO_PHY1, DPIO_CH0, 0));
1207	MMIO_D(BXT_PORT_TX_DW14_LN(DPIO_PHY1, DPIO_CH0, 1));
1208	MMIO_D(BXT_PORT_TX_DW14_LN(DPIO_PHY1, DPIO_CH0, 2));
1209	MMIO_D(BXT_PORT_TX_DW14_LN(DPIO_PHY1, DPIO_CH0, 3));
1210	MMIO_D(BXT_PORT_PLL(DPIO_PHY1, DPIO_CH0, 0));
1211	MMIO_D(BXT_PORT_PLL(DPIO_PHY1, DPIO_CH0, 1));
1212	MMIO_D(BXT_PORT_PLL(DPIO_PHY1, DPIO_CH0, 2));
1213	MMIO_D(BXT_PORT_PLL(DPIO_PHY1, DPIO_CH0, 3));
1214	MMIO_D(BXT_PORT_PLL(DPIO_PHY1, DPIO_CH0, 6));
1215	MMIO_D(BXT_PORT_PLL(DPIO_PHY1, DPIO_CH0, 8));
1216	MMIO_D(BXT_PORT_PLL(DPIO_PHY1, DPIO_CH0, 9));
1217	MMIO_D(BXT_PORT_PLL(DPIO_PHY1, DPIO_CH0, 10));
1218	MMIO_D(BXT_DE_PLL_CTL);
1219	MMIO_D(BXT_DE_PLL_ENABLE);
1220	MMIO_D(BXT_DSI_PLL_CTL);
1221	MMIO_D(BXT_DSI_PLL_ENABLE);
1222	MMIO_D(GEN9_CLKGATE_DIS_0);
1223	MMIO_D(GEN9_CLKGATE_DIS_4);
1224	MMIO_D(HSW_TVIDEO_DIP_GCP(TRANSCODER_A));
1225	MMIO_D(HSW_TVIDEO_DIP_GCP(TRANSCODER_B));
1226	MMIO_D(HSW_TVIDEO_DIP_GCP(TRANSCODER_C));
1227	MMIO_D(RC6_CTX_BASE);
1228	MMIO_D(GEN8_PUSHBUS_CONTROL);
1229	MMIO_D(GEN8_PUSHBUS_ENABLE);
1230	MMIO_D(GEN8_PUSHBUS_SHIFT);
1231	MMIO_D(GEN6_GFXPAUSE);
1232	MMIO_D(GEN8_L3SQCREG1);
1233	MMIO_D(GEN8_L3CNTLREG);
1234	MMIO_D(_MMIO(0x20D8));
1235	MMIO_F(GEN8_RING_CS_GPR(RENDER_RING_BASE, 0), 0x40);
1236	MMIO_F(GEN8_RING_CS_GPR(GEN6_BSD_RING_BASE, 0), 0x40);
1237	MMIO_F(GEN8_RING_CS_GPR(BLT_RING_BASE, 0), 0x40);
1238	MMIO_F(GEN8_RING_CS_GPR(VEBOX_RING_BASE, 0), 0x40);
1239	MMIO_D(GEN9_CTX_PREEMPT_REG);
1240	MMIO_D(GEN8_PRIVATE_PAT_LO);
1241
1242	return 0;
1243}
1244
1245/**
1246 * intel_gvt_iterate_mmio_table - Iterate the GVT MMIO table
1247 * @iter: the interator
1248 *
1249 * This function is called for iterating the GVT MMIO table when i915 is
1250 * taking the snapshot of the HW and GVT is building MMIO tracking table.
1251 */
1252int intel_gvt_iterate_mmio_table(struct intel_gvt_mmio_table_iter *iter)
1253{
1254	struct drm_i915_private *i915 = iter->i915;
1255	int ret;
1256
1257	ret = iterate_generic_mmio(iter);
1258	if (ret)
1259		goto err;
1260
1261	if (IS_BROADWELL(i915)) {
1262		ret = iterate_bdw_only_mmio(iter);
1263		if (ret)
1264			goto err;
1265		ret = iterate_bdw_plus_mmio(iter);
1266		if (ret)
1267			goto err;
1268		ret = iterate_pre_skl_mmio(iter);
1269		if (ret)
1270			goto err;
1271	} else if (IS_SKYLAKE(i915) ||
1272		   IS_KABYLAKE(i915) ||
1273		   IS_COFFEELAKE(i915) ||
1274		   IS_COMETLAKE(i915)) {
1275		ret = iterate_bdw_plus_mmio(iter);
1276		if (ret)
1277			goto err;
1278		ret = iterate_skl_plus_mmio(iter);
1279		if (ret)
1280			goto err;
1281	} else if (IS_BROXTON(i915)) {
1282		ret = iterate_bdw_plus_mmio(iter);
1283		if (ret)
1284			goto err;
1285		ret = iterate_skl_plus_mmio(iter);
1286		if (ret)
1287			goto err;
1288		ret = iterate_bxt_mmio(iter);
1289		if (ret)
1290			goto err;
1291	}
1292
1293	return 0;
1294err:
1295	return ret;
1296}
1297EXPORT_SYMBOL_NS_GPL(intel_gvt_iterate_mmio_table, I915_GVT);